畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計

畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計

ID:6369014

大?。?.09 MB

頁數(shù):80頁

時間:2018-01-11

畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計_第1頁
畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計_第2頁
畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計_第3頁
畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計_第4頁
畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計_第5頁
資源描述:

《畢業(yè)設(shè)計(論文)-基于fpga的fir數(shù)字濾波器的設(shè)計》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、畢業(yè)設(shè)計(論文)任務(wù)書畢業(yè)設(shè)計(論文)題目:基于FPGA的FIR數(shù)字濾波器的設(shè)計設(shè)計(論文)的基本內(nèi)容:根據(jù)數(shù)字濾波器的原理和結(jié)構(gòu),利用分布式算法和OBC編碼原理,將數(shù)字濾波器分成四個模塊來設(shè)計,即控制模塊,輸入模塊,乘累加模塊,以及鎖存模塊,各模塊的設(shè)計是通過VHDL語言和電路來實現(xiàn),并通過軟件QuartusII進(jìn)行仿真和綜合。畢業(yè)設(shè)計(論文)專題部分:題目:                                 設(shè)計或論文專題的基本內(nèi)容:學(xué)生接受畢業(yè)設(shè)計(論文)題目日期             第  周指導(dǎo)教師簽字:年月日-V--V-基

2、于FPGA的FIR數(shù)字濾波器的設(shè)計摘要在現(xiàn)代電子系統(tǒng)中,F(xiàn)IR數(shù)字濾波器以其良好的線性特性被廣泛使用,屬于數(shù)字信號處理的基本模塊之一。在工程實踐中,往往要求對信號處理要有實時性和靈活性,而己有的一些軟件和硬件實現(xiàn)方式則難以同時達(dá)到這兩方面的要求。隨著可編程邏輯器件和FDA技術(shù)的發(fā)展,使用FPGA來實現(xiàn)FIR濾波器,既具有實時性,又兼顧了一定的靈活性,越來越多的電子工程師采用FPGA器件來實現(xiàn)FIR濾波器。本文對基于FPGA的FIR數(shù)字濾波器實現(xiàn)進(jìn)行了研究。主要工作如下:(1)以FIR數(shù)字濾波器的基本理論為依據(jù),使用分布式算法為濾波器的硬件實現(xiàn)算法,并

3、對其進(jìn)行了詳細(xì)的討論。針對分布式算法中查找表規(guī)模過大的缺點,采用多塊查找表和OBC編碼方式使得硬件規(guī)模極大的減小。(2)在設(shè)計中采用了層次化、模塊化的設(shè)計思想,將整個濾波器劃分為多個功能模塊,利用VHDL語言和原理圖輸入兩種設(shè)計技術(shù)進(jìn)行了各個功能模塊的設(shè)計,最終完成了FIR數(shù)字濾波器的系統(tǒng)設(shè)計。(3)最后給出了采用FLEX10K系列器件實現(xiàn)一個16階的FIR低通濾波器的設(shè)計實例,用QuartusII軟件進(jìn)行了仿真,并對仿真結(jié)果進(jìn)行了分析,證明所設(shè)計的FIR數(shù)字濾波器功能正確。仿真結(jié)果表明,本論文設(shè)計的濾波器硬件規(guī)模較小,采樣率達(dá)到了8.8MHz。同時

4、只要將查找表進(jìn)行相應(yīng)的改動,就能分別實現(xiàn)低通、高通、帶通FIR濾波器,體現(xiàn)了設(shè)計的靈活性。關(guān)鍵詞:FIR數(shù)字濾波器;FPGA;分布式算法;OBC編碼;查找表-V--V-DesignoftheFIRDigitalFilterBasedonFPGAAbstractInthemodernelectricalsystem,theFIRdigitalfilterisusedformanypracticalapplicationsforitsgoodlinearphasecharacter,anditprovideanimportantfunctionindig

5、italsignalprocessingdesign.Inengineeringpractice,thereisalwaysareal-timeandflexiblerequirementforsignalprocessing.However,softwareandhardwaretechniquesavailableforimplementationaredifficulttomeetthedemandforthetwoaspectsinthesametime.AlongwiththedevelopmentofPLDdeviceandEDAtech

6、nology,moreandmoreelectricalengineersuseFPGAtoimplementFIRfilter,asitnotonlymeetthereal-timerequirement,butalsohassomeflexibility.Inthispaper,amethodtoimplementtheFIRfilterusingFPGAisproposed.Theworkmainlyasfollow:(1)AccordingtothebasictheoryofFIRfilters,aschemeofhardwareimplem

7、entationisworkedoutusingdistributedarithmeticalgorithm.AsthescaleoftheLUTinthedistributedarithmeticalgorithmissolarge,thethesisreducesitwiththeuseofmultiplecoefficientmemorybanks.(2)Fromtheclewofimplementingatop-downstratified,modulardesign,thethesisdescribesthehardwaredesignof

8、allfunctionalmodulesandtheFIRsystemwiththeVHDLandschem

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。