吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))

吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))

ID:14858673

大小:43.50 KB

頁數(shù):19頁

時間:2018-07-30

吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))_第1頁
吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))_第2頁
吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))_第3頁
吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))_第4頁
吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))_第5頁
資源描述:

《吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫。

1、吸電流、拉電流、灌電流、上下拉電阻、高阻態(tài)分析(轉(zhuǎn))拉即泄,主動輸出電流,從輸出口輸出電流;灌即充,被動輸入電流,從輸出端口流入;吸則是主動吸入電流,從輸入端口流入。吸電流和灌電流就是從芯片外電路通過引腳流入芯片內(nèi)的電流;區(qū)別在于吸收電流是主動的,從芯片輸入端流入的叫吸收電流。灌入電流是被動的,從輸出端流入的叫灌入電流;拉電流是數(shù)字電路輸出高電平給負載提供的輸出電流,灌電流時輸出低電平是外部給數(shù)字電路的輸入電流。這些實際就是輸入、輸出電流能力。拉電流輸出對于反向器只能輸出零點幾毫安的電流,用這種方法想驅(qū)動二極管發(fā)光是不合理的(因發(fā)光二極管正常工作

2、電流為5~10mA)。上、下拉電阻一、定義1、上拉就是將不確定的信號通過一個電阻嵌位在高電平!“電阻同時起限流作用”!下拉同理!2、上拉是對器件注入電流,下拉是輸出電流3、弱強只是上拉電阻的阻值不同,沒有什么嚴格區(qū)分4、對于非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。二、拉電阻作用1、一般作單鍵觸發(fā)使用時,如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一電阻。2、數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài)

3、,有些應(yīng)用場合不希望出現(xiàn)高阻狀態(tài),可以通過上拉電阻或下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計要求而定!3、一般說的是I/O端口,有的可以設(shè)置,有的不可以設(shè)置,有的是內(nèi)置,有的是需要外接,I/O端口的輸出類似與一個三極管的C,當C接通過一個電阻和電源連接在一起的時候,該電阻成為上C拉電阻,也就是說,如果該端口正常時為高電平;C通過一個電阻和地連接在一起的時候,該電阻稱為下拉電阻,使該端口平時為低電平,作用嗎:比如:“當一個接有上拉電阻的端口設(shè)為輸入狀態(tài)時,他的常態(tài)就為高電平,用于檢測低電平的輸入”。4、上拉電阻是用來解決總線驅(qū)動能力不足時提供電流的

4、。一般說法是拉電流,下拉電阻是用來吸收電流的,也就是我們通常所說的灌電流5、接電阻就是為了防止輸入端懸空6、減弱外部電流對芯片產(chǎn)生的干擾7、保護cmos內(nèi)的保護二極管,一般電流不大于10mA8、通過上拉或下拉來增加或減小驅(qū)動電流9、改變電平的電位,常用在TTL-CMOS匹配10、在引腳懸空時有確定的狀態(tài)11、增加高電平輸出時的驅(qū)動能力。12、為OC門提供電流三、上拉電阻應(yīng)用原則1、當TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3。5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。2

5、、OC門電路“必須加上拉電阻,才能使用”。3、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強抗干擾能力。6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。8、在數(shù)字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地。四、上拉電阻阻值選擇

6、原則1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當足夠大;電阻大,電流小。2、從確保足夠的驅(qū)動電流考慮應(yīng)當足夠小;電阻小,電流大。3、對于高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理。對上拉電阻和下拉電阻的選擇應(yīng)“結(jié)合開關(guān)管特性和下級電路的輸入特性進行設(shè)定,主要需要考慮以下幾個因素”:1。驅(qū)動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅(qū)動能力越強,但功耗越大,設(shè)計是應(yīng)注意兩者之間的均衡。2。下級電路的驅(qū)動需求。同樣以上拉電阻為例,當輸出高電平時,開關(guān)管斷開,上拉電阻應(yīng)適當選

7、擇以能夠向下級電路提供足夠的電流。3。高低電平的設(shè)定。不同電路的高低電平的門檻電平會有不同,電阻應(yīng)適當設(shè)定以確保能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關(guān)管導(dǎo)通,上拉電阻和開關(guān)管導(dǎo)通電阻分壓值應(yīng)確保在零電平門檻之下。4。頻率特性。以上拉電阻為例,上拉電阻和開關(guān)管漏源級之間的電容和下級電路之間的輸入電容會形成“RC延遲”,電阻越大,延遲越大。上拉電阻的設(shè)定應(yīng)考慮電路在這方面的需求。下拉電阻的設(shè)定的原則和上拉電阻是一樣的。示例:OC門輸出高電平時是一個高阻態(tài),其上拉電流要由上拉電阻來提供,設(shè)輸入端每端口不大于100uA,設(shè)輸出口驅(qū)動電流約

8、500uA,標準工作電壓是5V,輸入口的高低電平門限為0。8V(低于此值為低電平);2V(高電平門限值)。選上拉電阻時:500uAx8。

當前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。