畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真

畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真

ID:16197490

大?。?15.64 KB

頁數(shù):40頁

時間:2018-08-08

畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真_第1頁
畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真_第2頁
畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真_第3頁
畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真_第4頁
畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真_第5頁
資源描述:

《畢業(yè)設計-基于hyperlynx 的pcb 電路信號串擾分析與仿真》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫

1、畢業(yè)設計(論文)題目基于Hyperlynx的PCB電路信號串擾分析與仿真專業(yè)電子信息科學與技術(shù)指導單位通信與信息工程學院日期:年月日至年月日畢業(yè)設計(論文)原創(chuàng)性聲明本人鄭重聲明:所提交的畢業(yè)設計(論文),是本人在導師指導下,獨立進行研究工作所取得的成果。除文中已注明引用的內(nèi)容外,本畢業(yè)設計(論文)不包含任何其他個人或集體已經(jīng)發(fā)表或撰寫過的作品成果。對本研究做出過重要貢獻的個人和集體,均已在文中以明確方式標明并表示了謝意。論文作者簽名:日期:年月日摘要 在PCB電路板設計的過程中,串擾是一個普遍存在不可規(guī)

2、避的信號完整性問題。本文剖析了電路信號中串擾產(chǎn)生的原因,并且利用MentorPADS的仿真分析軟件HperLynx進行仿真,對造成信號串擾的多種因素進行比較分析。為達到仿真結(jié)果更接近實際,文中采用了三線并行系統(tǒng)對串擾進行全面的分析。根據(jù)仿真軟件得出的仿真結(jié)果,結(jié)合實際,提出了減少串擾的有效措施。關(guān)鍵字:串擾;PCB;HyperLynx;信號完整性ABSTRACTInPCBdesign'sprocess,crosstalkisawidespreadandinevitableproblemofsignalin

3、tegrity.Thispaperwillanalyzewhatcausescrosstalkinthecircuitofsignal,makeuseofthesimulationanalysissoftwareHyperLynxPADStosimulation,andhaveacomparisonandanalysisonavarietyoffactorswhichcausescrosstalk.Toachievetheobjectivethatthesimulationresultsaremorecl

4、osetothereal,thispaperadoptsthree-lineparallelsystemtocarryingthecomprehensiveanalysisoncrosstalk.Accordingtothesimulationresultsobtainedbythesimulationsoftware,andcombiningwithactual,thispaperwillputforwardtheeffectivemeasurestoreducecrosstalk.Keywords:c

5、rosstalk;PCB;HyperLynx;SignalIntegrity目錄第一章引言1第二章串擾的產(chǎn)生22.1串擾的定義22.2互容與串擾的關(guān)系32.3互感與串擾的關(guān)系32.4串擾的變化趨勢4第三章串擾導致的影響53.1串擾引起的誤觸發(fā)53.2串擾引起的時序延遲5第四章基于Hyperlynx的仿真分析74.1導線之間的距離與串擾的關(guān)系84.2端接技術(shù)與串擾的關(guān)系94.3電流流向與串擾的關(guān)系134.4信號線布線所在層對串擾的影響144.5耦合域長度對串擾的影響154.6介質(zhì)層厚度對串擾的影響174.7

6、器件信號變化速率對串擾的影響194.8有無保護線路對串擾的影響214.9HyperLynx后仿真在串擾分析中的應用23第五章串擾最小化措施總結(jié)25結(jié)束語26致謝27參考文獻28附錄A29附錄B31南京郵電大學2007屆本科生畢業(yè)論文第一章引言隨著系統(tǒng)時鐘頻率的提高、電路板尺寸變小、布線密度加大及信號跳變沿不斷縮短,信號完整性問題日益突出。因為它直接影響到系統(tǒng)性能,所以信號完整性已經(jīng)成為高速數(shù)字PCB設計必須關(guān)心的問題之一。信號串擾是高速設計所面臨的信號完整性問題中的一個重要內(nèi)容,串擾是造成電路功能錯誤的一

7、個主要原因。如果能在驗證時發(fā)現(xiàn)串擾引起的錯誤,可以通過重新布線或重新設計加以去除。然而,重復設計在許多情況下是被禁止的,因為這意味著成本的提高,研發(fā)周期的增加。仿真已成為高速信號設計的必要手段。根據(jù)仿真結(jié)果,獲得最佳解決方案,以達到設計目標。HyperLynx兼容Mentor/Cadence/Zuken/Protel等所有格式的PCB設計文件。為高速PCB仿真提供了簡便易學的操作流程,就像實驗室里的數(shù)字示波器與頻譜分析儀;原理圖工程師、PCB工程師,或信號完整性工程師經(jīng)過短期的培訓,即可使用HyperLy

8、nx解決各自工作中的問題,從設計初期的網(wǎng)絡拓撲結(jié)構(gòu)規(guī)劃、阻抗設計、高速規(guī)則定義與優(yōu)化,直到最終的板級驗證等工作均可在HyperLynx中完成,可以有效地避免過度設計與設計反復。LineSim和BoardSim均支持串擾分析功能。在前仿真階段運行串擾分析,可以幫助設計者優(yōu)化間距、耦合長度等布線規(guī)則,解決布線時信號間的互感互容耦合問題;串擾分析功能還可以用來設計差分對的阻抗,根據(jù)設計者對差分阻抗的要求,計算出合適的差分對間距、線寬

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。