5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤

5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤

ID:1646410

大?。?1.50 KB

頁數(shù):10頁

時(shí)間:2017-11-12

5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤_第1頁
5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤_第2頁
5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤_第3頁
5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤_第4頁
5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤_第5頁
資源描述:

《5_allegro_生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在應(yīng)用文檔-天天文庫

1、cadence生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤,解決辦法,2009-10-22XJLcadence生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤,解決辦法,2009-10-22XJLhttp://www.eda365.com/archiver/tid-4336.html這樣吧,一類一類的來分析。(1)Warning"No_connect"z9P$ag*F!YD&j#1Warning[ALG0047]"No_connect"propertyonPin"P1.8"ignoredforP1:SCHEMATIC1,13)URAT(7.90,1.

2、20).Connectingpintonet"N16811229".&H)K]hwM$k3D3pdT$W7heALG0047,這個(gè)警告基本可以忽略;造成這個(gè)問題的原因是,設(shè)計(jì)之初先對(duì)器件相關(guān)的管腳上加上'X'(也就是NC符號(hào)),更新設(shè)計(jì)的過程又對(duì)管腳做了連接處理;但是后面的連接處理沒有去掉管腳的NC屬性,不信的話把那個(gè)管腳上的net刪掉看看。RG9f解決辦法很簡(jiǎn)單,對(duì)這些管腳再做一次NC(2)WarningPartName#5Warning[ALG0016]PartName"CAPPN_C100UP-6

3、.3V-SMT-S_100UF/6.3V"isrenamedto"CAPPN_C100UP-6.3V-SMT-S_100UF/"這個(gè)警告不可避免,allegro對(duì)相關(guān)的屬性名稱進(jìn)行合并,超過一定數(shù)量的字符就截掉;在命名規(guī)范的前提下就不考慮這個(gè)警告了。無法根治這個(gè)#2Warning[ALG0016]PartName"?j#w?rm之類的錯(cuò)誤在于你建立元件原理圖的時(shí)候你的原件Value值太長(zhǎng)了超過32個(gè)字符,從而使系統(tǒng)在進(jìn)行命名規(guī)范的時(shí)候溢出,而出錯(cuò),很簡(jiǎn)單的,只寫關(guān)鍵元件名,比如v3h!Z"X0J+R5d_/

4、AA2541P10_HDR2X5-100MIL_2X5HEADER"isrenamedto"A2541P10_HDR2X5-100MIL_2X5HEAD錯(cuò)誤只需要u+b/Y!d(c'^:W把2X5HEADER更改為A2541P10,去除中間的空格即可.Y4qU(ZE0B5L5b%X;n4gAllegro對(duì)一些字符[例如"空格","小數(shù)點(diǎn)"等等]很在意,可以參閱相關(guān)文檔的描述.cadence生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤,解決辦法,2009-10-22XJL(3)ErrorIllegalcharacter"Dot(

5、.)"foundin"PCBFootprint"#1Error[ALG0081]Illegalcharacter"Dot(.)"foundin"PCBFootprint"propertyforcomponentinstanceC255:PG16_AC97,PG16_AC97(226.06,132.08).封裝命名不能包含“.”(4)ErrorIllegalcharacter"ForwardSlash(/)"foundin"PCBFootprint"property#1Error[ALG0081]Illega

6、lcharacter"ForwardSlash(/)"foundin"PCBFootprint"propertyforcomponentinstanceC255:PG16_AC97,PG16_AC97(226.06,132.08).#2Error[ALG0081]Illegalcharacter"ForwardSlash(/)"foundin"PCBFootprint"propertyforcomponentinstanceD3:PG01_LED&Switch&7-SegmentDisp,PG01_LED&

7、Switch&7-SegmentDisp(93.98,33.02).#3Error[ALG0081]Illegalcharacter"ForwardSlash(/)"foundin"PCBFootprint"propertyforcomponentinstanceC245:PG16_AC97,PG16_AC97(205.74,35.56).封裝命名不能包含“/”cadence生成網(wǎng)絡(luò)表時(shí)出現(xiàn)如下錯(cuò)誤,解決辦法,2009-10-22XJL(5)比較隱藏的排除法Loading...E:FPGASCHall

8、egro/pstchip.dat#34WARNING(SPCODD-34):Expected';'characteronline5308.Checkthenameandvaluesyntaxforinvalidcharactersintheprimitivedefinitionbeforethelinenumber.ERROR(SPCODD-47):File./allegro/pstchip.datcouldno

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。