cmos集成電路應用常識

cmos集成電路應用常識

ID:2016842

大?。?2.00 KB

頁數(shù):5頁

時間:2017-11-14

cmos集成電路應用常識_第1頁
cmos集成電路應用常識_第2頁
cmos集成電路應用常識_第3頁
cmos集成電路應用常識_第4頁
cmos集成電路應用常識_第5頁
資源描述:

《cmos集成電路應用常識》由會員上傳分享,免費在線閱讀,更多相關內(nèi)容在教育資源-天天文庫。

1、CMOS集成電路應用常識l????????電路的極限范圍。表1列出了CMOS集成電路的一般參數(shù),表2列出了CMOS集成電路的極限參數(shù)。CMOS集成電路在使用過程中是不允許在超過極限的條件下工作的。當電路在超過最大額定值條件下工作時,很容易造成電路損壞,或者使電路不能正常工作。表1CMOS集成電路(CC4000系列)的一般參數(shù)表參數(shù)名稱符號單位電源電壓VDD(V)參數(shù)最大值最小值靜態(tài)功耗電流IDDuA5?0.2510?0.5015?1.00輸入電流IIuA18?±0.1輸出低電平電流IOLmA50.51?101.3?153.4?輸出高電平電流IOHm

2、A5-0.51?10-1.3?15-3.4?輸入邏輯低點平電壓VILV5?1.510?315?4輸入邏輯高電平電壓VIHV53.5?107?1511?輸出邏輯低點平電壓VOLV5?0.0510?0.0515?0.05表2CMOS集成電路(CC4000系列)的極限參數(shù)表參數(shù)名稱符號極限值最高直流電源電壓VDD(max)+18V最低直流電源電壓VSS(min)-0.5V最高輸入電壓VI(max)VDD+0.5V最低輸入電壓VI(min)-0.5V最大直流輸入電流II(max)±10mA儲存溫度范圍TS-65℃~+100℃工作溫度范圍(1)陶瓷扁平封裝T

3、A-55℃~+100℃(2)陶瓷雙列直插封裝-55℃~+125℃(3)塑料雙列直插封裝-40℃~+85℃最大允許功耗(1)陶瓷扁平封裝TA=-55℃~+100℃PM200mW(2)陶瓷雙列直插封裝TA=-55℃~+100℃TA=+100℃~+250℃?500mW;200mW(3)塑料雙列直插封裝TA=-55℃~+60℃TA=+60℃~+85℃?500mW;200mW外引線焊接溫度(離封裝根部1.59±0.97mm處焊接,設定焊接時間為10S)TL+265℃應當指出的是:CMOS集成電路雖然允許處于極限條件下工作,但此時對電源設備應采取穩(wěn)壓措施。這是

4、因為當供電電源開啟或關閉時,電源上脈沖波的幅度很可能超過極限值,會將電路中各MOS晶體管電極之間擊穿。上述現(xiàn)象有時并不呈現(xiàn)電路失效或損壞現(xiàn)象,但有可能縮短電路的使用壽命,或者在芯片內(nèi)部留下隱患,使電路的性能指標逐漸變劣。l????????工作電壓、極性及其正確選擇。在使用CMOS集成電路時,工作電壓的極性必須正確無誤,如果顛倒錯位,在電路的正負電源引出端或其他有關功能端上,只要出現(xiàn)大于0.5V的反極性電壓,就會造成電路的永久失效。雖然CMOS集成電路的工作電壓范圍很寬,如CC4000系列電路在3~18V的電源電壓范圍內(nèi)都能正常工作,當使用時應充分考

5、慮以下幾點:1.????????輸出電壓幅度的考慮。電路工作時,所選取的電源工作電壓高低與電路輸出電壓幅度大小密切相關。由于CMOS集成電路輸出電壓幅度接近于電路的工作電壓值,因此供給電路的正負工作電壓范圍可略大于電路要求輸出的電壓幅度。2.????????電路工作速度的考慮。CMOS集成電路的工作電壓選擇,直接影響電路的工作速度。對CMOS集成電路提出的工作速度或工作頻率指標要求往往是選擇電路工作電壓的因素。如果降低CMOS集成電路的工作電壓,必將降低電路的速度或頻率指標。3.????????輸入信號大小的考慮。工作電壓將限制CMOS集成電路的輸

6、入信號的擺幅,對于CMOS集成電路來說,除非對流經(jīng)電路輸入端保護二極管的電流施加限流控制,輸入電路的信號擺幅一般不能超過供給電壓范圍,否則將會導致電路的損壞。4.????????電路功耗的限制。CMOS集成電路所選取的工作電壓愈高,則功耗就愈大。但由于CMOS集成電路功耗極小,所以在系統(tǒng)設計中,功耗并不是主要考慮的設計指標。l????????輸入和輸出端使用規(guī)則。1.????????輸入端的保護方法。在CMOS集成電路的使用中,要求輸入信號幅度不能超過VDD—VSS。輸入信號電流絕對值應小于10mA。如果輸入端接有較大的電容C時,應加保護電阻R,如

7、附圖1所示。R的阻值約為幾十歐姆至幾十千歐姆。2.????????多余輸入端的處置。?????????CMOS集成電路多余輸入端的處置比較簡單,下面以或門及與門為例進行說明。如附圖2所示,或門(或非門)的多余輸入端應接至VSS端;與門(與非門)的多余輸入端應接至VDD端。當電源穩(wěn)定性差或外界干擾較大時,多余輸入端一般不直接與電源(地)相連,而是通過一個電阻再與電源(地)相連,如圖3所示,R的阻值約為幾百千歐姆。另外,采用輸入端并聯(lián)的方法來處理多余的輸入端也是可行的。但這種方法只能在電路工作速度不高,功耗不大的情況下使用。3.????????多余門的

8、處置。?????????CMOS集成電路在一般使用中,可將多余門的輸入端接VDD或VSS,而輸出端可懸空不管。當用CMOS

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。