組合邏輯電路設計實驗報告

組合邏輯電路設計實驗報告

ID:21893600

大小:863.50 KB

頁數(shù):8頁

時間:2018-10-25

組合邏輯電路設計實驗報告_第1頁
組合邏輯電路設計實驗報告_第2頁
組合邏輯電路設計實驗報告_第3頁
組合邏輯電路設計實驗報告_第4頁
組合邏輯電路設計實驗報告_第5頁
資源描述:

《組合邏輯電路設計實驗報告》由會員上傳分享,免費在線閱讀,更多相關內(nèi)容在應用文檔-天天文庫。

1、組合邏輯電路設計實驗報告1.實驗題目組合電路邏輯設計一:①用卡諾圖設計8421碼轉(zhuǎn)換為格雷碼的轉(zhuǎn)換電路。②用74LS197產(chǎn)生連續(xù)的8421碼,并接入轉(zhuǎn)換電路。③記錄輸入輸出所有信號的波形。組合電路邏輯設計二:①用卡諾圖設計BCD碼轉(zhuǎn)換為顯示七段碼的轉(zhuǎn)換電路。②用74LS197產(chǎn)生連續(xù)的8421碼,并接入轉(zhuǎn)換電路。③把轉(zhuǎn)換后的七段碼送入共陰極數(shù)碼管,記錄顯示的效果。2.實驗目的(1)學習熟練運用卡諾圖由真值表化簡得出表達式(2)熟悉了解74LS197元件的性質(zhì)及其使用3.程序設計格雷碼轉(zhuǎn)化:真值表如下:卡諾圖:電路原理圖如下:

2、七段碼顯示:真值表如下:卡諾圖:電路原理圖如下:4.程序運行與測試格雷碼轉(zhuǎn)化:邏輯分析儀顯示波形:七段數(shù)碼管顯示:5.實驗總結(jié)與心得相關知識:異步二進制加法計數(shù)器滿足二進制加法原則:逢二進一(1+1=10,即Q由1→0時有進位。)組成二進制加法計數(shù)器時,各觸發(fā)器應當滿足:①每輸入一個計數(shù)脈沖,觸發(fā)器應當翻轉(zhuǎn)一次;②當?shù)臀挥|發(fā)器由1變?yōu)?時,應輸出一個進位信號加到相鄰高位觸發(fā)器的計數(shù)輸入端。集成4位二進制異步加法計數(shù)器:74LS197MR是異步清零端;PL是計數(shù)和置數(shù)控制端;CLK1和CLK2是兩組時鐘脈沖輸入端。D0~D3是并

3、行輸入數(shù)據(jù)端;Q0~Q3是計數(shù)器狀態(tài)輸出端。本實驗中,把CP加在CLK1處,將CLK2與Q0連接起來,實現(xiàn)了內(nèi)部兩個計數(shù)器的級聯(lián)構(gòu)成4位二進制即十六進制異步加法計數(shù)器。74LS197具有以下功能:(1)清零功能當MR=0時,計數(shù)器異步清零。本實驗中將Q1、Q3的輸出連接與非門后到MR,就是為了當計數(shù)器輸出10時(即1010),使得MR=0,實現(xiàn)清零,使得計數(shù)器重新從零開始。(2)置數(shù)功能當MR=1,PL=0,計數(shù)器異步置數(shù)。(3)二進制異步加法計數(shù)功能當MR=1,PL=1,異步加法計數(shù)。共陰極數(shù)碼管共陰極數(shù)碼管是把所有l(wèi)ed的

4、陰極連接到共同接點com,而每個led的陽極分別為a、b、c、d、e、f、g及dp(小數(shù)點),如下圖所示。圖中的8個led分別與上面那個圖中的a~dp各段相對應,通過控制各個led的亮滅來顯示數(shù)字。

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。