資源描述:
《桂電二院八院數(shù)電復(fù)習(xí)資料》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。
1、桂林電子科技大學(xué)數(shù)字電路詳細(xì)復(fù)習(xí)資料八院第一部分:基本要求和基本概念第一章半導(dǎo)體器件的基本知識一,基本要求1,了解半導(dǎo)體PN結(jié)的形成及特性,了解半導(dǎo)體二極管的開關(guān)特性及鉗位作用。2,了解半導(dǎo)體三極管的輸入特性和輸出特性,熟悉半導(dǎo)體三極管共發(fā)射極電路的三個工作區(qū)的條件及特點,掌握三極管開關(guān)電路分析的基本方法。3,了解絕緣柵場效應(yīng)管(MOS)的結(jié)構(gòu)、符號、工作原理及特性。二,基本概念1,按導(dǎo)電率可以把材料分為導(dǎo)體、絕緣體和半導(dǎo)體。2,半導(dǎo)體中有空穴和自由電子兩種載流子。3,純凈半導(dǎo)體稱為本征半導(dǎo)體。4,P型半導(dǎo)體中的多數(shù)載流子是空穴;少數(shù)載
2、流子是自由電子。5,N型半導(dǎo)體中的多數(shù)載流子是自由電子;少數(shù)載流子是空穴。6,PN結(jié)是一個二極管,它具有單項導(dǎo)電性。7,二極管電容由結(jié)電容和擴散電容構(gòu)成。8,二極管的截止條件是VD<0.5V,導(dǎo)通條件是VD≥0.7V。9,三極管的截止條件是VBE<0.5V,截止的特點是Ib=Ic≈0;飽和條件是Ib≥(EC-Vces)/(β·RC),飽和的特點是VBE≈0.7V,VCE=VCES≤0.3V。65第二章門電路一,基本要求1,熟悉分立元件“與”“或”“非”“與非”“或非”門電路的工作原理、邏輯符號和功能。2,熟悉TTL集成與非門的結(jié)構(gòu)、工作
3、原理及外部特性,熟悉OC門三態(tài)門和異或門的功能及主要用途,掌握各種門電路輸出波形的畫法。2,熟悉PMOS門NMOS門和CMOS門的結(jié)構(gòu)和工作原理,熟悉CMOS門的外部特性及主要特點,掌握MOS門電路的邏輯功能的分析方法。二,基本概念1,門是實現(xiàn)一些基本邏輯關(guān)系的電路。2,三種基本邏輯是與、或、非。3,與門是實現(xiàn)與邏輯關(guān)系的電路;或門是實現(xiàn)或邏輯關(guān)系的電路;非門是實現(xiàn)非邏輯關(guān)系的電路。4,按集成度可以把集成電路分為小規(guī)模(SSI)中規(guī)模(MSI)大規(guī)模(LSI)和超大規(guī)模(VLSI)集成電路。5,僅有一種載流子參與導(dǎo)電的器件叫單極型器件;
4、有兩種載流子參與導(dǎo)電的器件叫雙極型器件。單極型集成電路主要有PMOS、NMOS和CMOS器件;雙極型集成電路主要有TTL、HTL、ECL和IIL器件。6,TTL門電路的低電平噪聲容限為VNL=VOFF-VIL;高電平噪聲容限為VNH=VIH-VON。7,直接把兩個門的輸出連在一起實現(xiàn)“與”邏輯關(guān)系的接法叫線與;集電極開路門可以實現(xiàn)線與;普通TTL門不能實現(xiàn)線與。8,三態(tài)輸出門的輸出端可以出現(xiàn)高電平、底電平和高阻三種狀態(tài)。9,三態(tài)門的主要用途是可以實現(xiàn)用一條導(dǎo)線(總線)輪流傳送幾個不同的數(shù)據(jù)或控制信號。10,用工作速度來評價集成電路,速度
5、快的集成電路依次為ECL→TTL→CMOS。11,用抗干擾能力來評價集成電路,抗干擾強的集成電路依次為CMOS→TTL→ECL。12,CMOS門電路的輸入阻抗很高,所以靜態(tài)功耗很小,但由于存在輸入電容,所以隨著輸入信號頻率的增加,功耗也會增加。第三章邏輯代數(shù)基礎(chǔ)一,基本要求1,熟悉邏輯代數(shù)的基本運算、基本公式和常用公式,掌握邏輯函數(shù)的表示方法—真值表、邏輯函數(shù)表達(dá)式、卡諾圖和邏輯圖。公式簡化時常用的的基本公式和常用公式有(要記住):1)2)(德.摩根定律)3)654)5)2,掌握邏輯函數(shù)的公式簡化法和卡諾圖簡化法,掌握具有約束的邏輯函數(shù)
6、的化簡方法。二,基本概念1,邏輯代數(shù)的四種表示方法是真值表、函數(shù)表達(dá)式、卡諾圖和邏輯圖。2,邏輯變量和函數(shù)只有0和1兩種取值,而且它們只是表示兩種不同的邏輯狀態(tài)。3,邏輯代數(shù)只有“與”“或”“非”三種基本邏輯運算。4,描述邏輯函數(shù)各個變量取值組合和函數(shù)值對應(yīng)關(guān)系的表格叫真值表。5,用與、或、非等運算表示函數(shù)中各個變量之間描述邏輯關(guān)系的代數(shù)式叫函數(shù)表達(dá)式。6,邏輯函數(shù)表達(dá)式的標(biāo)準(zhǔn)形式有標(biāo)準(zhǔn)與或式即最小項表達(dá)式和標(biāo)準(zhǔn)或與式即最大項表達(dá)式。7,邏輯函數(shù)的簡化方法有代數(shù)法即公式法和圖形法即卡諾圖法。8,最簡與或式是指乘積項數(shù)最少,乘積項中的變量
7、個數(shù)最少的與或式。9,約束項是不會出現(xiàn)的變量取值組合,其值總是等于0。10,約束條件是由約束項加起來構(gòu)成的邏輯表達(dá)式,是一個值恒為0的條件等式。第四章組合邏輯電路一,基本要求1,了解組合邏輯電路的特點,掌握組合邏輯電路的分析方法和設(shè)計方法。2,熟悉編碼器、譯碼器、比較器、全加器、多路選擇器等數(shù)字集成電路的功能和用途,重點掌握全加器電路的分析和設(shè)計。3,掌握譯碼器和多路選擇器的擴展方法及用它們實現(xiàn)組合邏輯電路的方法。4,了解只讀存儲器(ROM)和可編程邏輯陣列(PLA)的結(jié)構(gòu),工作原理及用途。二,基本概念1,按邏輯功能的特點,數(shù)字電路可以
8、分為組合邏輯電路和時序邏輯電路兩大類。2,組合邏輯電路的特點是任何時刻輸出信號的穩(wěn)態(tài)值僅決定于該時刻各個輸入信號取值組合。3,用文字、符號或者數(shù)碼表示特定對象的過程,叫做編碼。4,用二進(jìn)制代碼表示有關(guān)對象的