基于fpga的直接數(shù)字合成器論

基于fpga的直接數(shù)字合成器論

ID:28802660

大?。?.59 MB

頁(yè)數(shù):52頁(yè)

時(shí)間:2018-12-14

基于fpga的直接數(shù)字合成器論_第1頁(yè)
基于fpga的直接數(shù)字合成器論_第2頁(yè)
基于fpga的直接數(shù)字合成器論_第3頁(yè)
基于fpga的直接數(shù)字合成器論_第4頁(yè)
基于fpga的直接數(shù)字合成器論_第5頁(yè)
資源描述:

《基于fpga的直接數(shù)字合成器論》由會(huì)員上傳分享,免費(fèi)在線(xiàn)閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫(kù)

1、天津職業(yè)技術(shù)師范大學(xué)TianjinUniversityofTechnologyandEducation畢業(yè)設(shè)計(jì)基于FPGA的直接數(shù)字合成器設(shè)計(jì)二〇一二年六月I天津職業(yè)技術(shù)師范大學(xué)本科生畢業(yè)設(shè)計(jì)基于FPGA的直接數(shù)字合成器設(shè)計(jì)ThedesignofdirectdigitalfrequencysynthesizerbasedonFPGA專(zhuān)業(yè)班級(jí):學(xué)生姓名:指導(dǎo)教師:學(xué)院:電子工程學(xué)院2012年6月II摘要  直接數(shù)字合成(DirectDigitalSynthesis)技術(shù)采用全數(shù)字的合成方法。本設(shè)計(jì)結(jié)合了EDA技術(shù)和DDS技術(shù),EDA技術(shù)是現(xiàn)代電

2、子設(shè)計(jì)技術(shù)的核心,是以電子系統(tǒng)設(shè)計(jì)為應(yīng)用方向的電子產(chǎn)品自動(dòng)化設(shè)計(jì)技術(shù)。DDS技術(shù)則是最為先進(jìn)的頻率合成技術(shù),所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù),輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)?! ”疚脑趯?duì)現(xiàn)有DDS技術(shù)的大量文獻(xiàn)調(diào)研的基礎(chǔ)上,提出了符合FPGA結(jié)構(gòu)的DDS設(shè)計(jì)方案,并利用QuartusII軟件在CycloneII系列器件上進(jìn)行了實(shí)現(xiàn),詳細(xì)的介紹了本次設(shè)計(jì)的具體實(shí)現(xiàn)過(guò)程和方法,將現(xiàn)場(chǎng)可編程邏輯器件FPGA和DDS技術(shù)相結(jié)合,體現(xiàn)了基于VHDL語(yǔ)言的靈活設(shè)計(jì)和修改方式是對(duì)傳統(tǒng)頻率合成實(shí)現(xiàn)方法的一次重要改進(jìn)

3、。FPGA器件作為系統(tǒng)控制的核心,其靈活的現(xiàn)場(chǎng)可更改性,可再配置能力,對(duì)系統(tǒng)的各種改進(jìn)非常方便,在不更改硬件電路的基礎(chǔ)上還可以進(jìn)一步提高系統(tǒng)的性能。文章給出的仿真結(jié)果,經(jīng)過(guò)驗(yàn)證本設(shè)計(jì)能夠達(dá)到其預(yù)期性能指標(biāo)。關(guān)鍵詞:直接數(shù)字合成器;現(xiàn)場(chǎng)可編程邏輯門(mén)陣列;硬件描述語(yǔ)言IIABSTRACT  TheDDStechniqueadoptsfulldigitalsynthesismethods.ThedesigncombinesEDAandDDStechnology,EDAtechnologyisthedesignofmodernelectronicte

4、chnologyatthecore,electronicsystemdesigndirectionfortheapplicationofelectronicdesignautomationproductstechnology.DDStechnologyisthemostadvancedfrequencysynthesizertechnology.Thegeneratedsignalshaveadvantagesofhighfrequencyresolutions,fastfrequencyswitching,continuousphasewh

5、ilefrequencyswitching,lownoisephaseandbeingabletogeneratearbitrarywaveforms.  Inthispaper,afterreviewingalotofliteraturespublishedonDDStechnology,DDSschemebasedonFPGAstructureareproposed,andthenimplementedinCycloneIIseriesFPGAusingQuartusIItool.thepaperintroducedtheconcrete

6、implementationprocess,thiswayassociatesDDSwithfieldprogrammablegatearrayFPGAtechnology,thewaybasedonVHDLisflexibleindesigningandmodifying,whichisaimportantinnovationtothetraditionsynthesizeway,FPGAdevicecontrolcoreassystem,itsflexiblescenecanaltering,candisposeabilityagain,

7、veryconvenienttovariouskindsofimprovementofthesystem,canalsoimprovesystematicperformancefurtheronthebasisofalteringhardwarecircuit.attheendofpaper,theauthordisplayssimulationresult,afterverification,thedesignmeetsthedemandoforiginaldefinition.Keywords:DDS;FPGA;VHDLII目錄1引言11

8、.1課題背景11.2課題研究的目的和意義11.3國(guó)內(nèi)外概況21.4課題的主要研究工作31.4.1現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)41.4.2硬件描述語(yǔ)言(VHDL)41

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫(huà)的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶(hù)上傳,版權(quán)歸屬用戶(hù),天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶(hù)請(qǐng)聯(lián)系客服處理。