資源描述:
《aes論文:aes加密算法的fpga實現(xiàn)》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫。
1、AES論文:AES加密算法的FPGA實現(xiàn)【中文摘要】數(shù)據(jù)加密系統(tǒng)伴隨著人類對于信息安全的重視下產(chǎn)生和發(fā)展。加密系統(tǒng)的理論核心是加密算法。加密算法在歷史的檢閱中不斷更新?lián)Q代。目前被業(yè)界廣泛采用的對稱加密算法是AES(AdvancedEncryptionStandard)算法。他的安全性能夠確保近20年內(nèi)不能被破解。加密算法的實現(xiàn)有多種方式,通過硬件來實現(xiàn)加密算法性能上能夠得到很大的優(yōu)化。在加密數(shù)據(jù)量比較大和實時性要求比較高的場合得到了廣泛的應(yīng)用。對比ASIC(ApplicationSpecificInte
2、gratedCircuit)和FPGA(FieldProgrammableGateArray)實現(xiàn)的復(fù)雜度與成本,最終本文選擇重點描述FPGA實現(xiàn)AES加密算法,同時介紹了ASIC實現(xiàn)AES算法簡單流程。本論文主要解析AES加密算法結(jié)構(gòu),對算法中重復(fù)使用的子模塊進行詳細分析與優(yōu)化后,用Verilog語言來描述算法的硬件實現(xiàn)。在硬件實現(xiàn)過程中,考慮到加密的性能最大化,對于算法中復(fù)雜模塊進行了單獨優(yōu)化設(shè)計。論文還對每個模塊給出了子模塊原理圖和RTL(RegisterTransferLevel)級綜合結(jié)構(gòu)圖。
3、AES算法實現(xiàn)最終以IP核的形式固定接口信號接口時序和內(nèi)部實現(xiàn)。為了提供系統(tǒng)的穩(wěn)定性,論文對硬件實現(xiàn)的每個模塊進行驗證。同時對加密系統(tǒng)整體上給出兩種驗證方式:FPGA平臺設(shè)計解密核驗證和上層語言平臺設(shè)計AES加密驗證。本論文最后分析了AES算法實現(xiàn)的性能和占用資源情況以及性能瓶頸。同時給岀了算法在FPGA和ASIC上的應(yīng)用實現(xiàn)?!居⑽恼緿ataencryptionsystemdevelopwithhumansecurityfortheinformation.Encryptionalgorithmsi
4、sthecoretheoryofencryptionsystem.Encryptionalgorithmschangedduringthepastyears?Currently,AES(AdvancedEncryptionStandard)algorithmiswidelyusedintheindustry,anditisoneofthesymmetricencryptionalgorithms?AEScanensurethesafetyofnearly20yearsitcannotbecracked.
5、Therearemanywaystoachieveencryptionsystem,blithardwareimplementcangetgreatoptimizedinperformancc.Ithasbeenwidelyusedinthesituationthattheencrypteddataislargeandthereal-timerequirementsarerelativelyhigh.ContrastwithASIC(ApplicationSpecificIntegratedCircui
6、t)andFPGA(FieldProgrammableGateArray)inimplementationcomplexityandcost,ultimatelyselecttodescribetheFPGAimplementationAESencryptionalgorithminthisthesis?AtthesametimesimplyintroducedASICimplementationprocess?Inthisthesis,mainlyanalysisthestructureofAESen
7、cryptionalgorithm?Afteradetailedanalysisandoptimizationofthealgorithminthere-useofsub-module,makeuseoftheVeriloglanguagetodescribethealgorithmforhardwareimplementation.InthehardwareimplementaXionprocess,takingintoaccounttomaximizetheperformanceofencrypti
8、on,thecomplexmoduleofthealgorithmhasbeenoptimizedseparately?Italsoshowsthesub-moduleforeachmoduleschematicandRTL(RegisterTransferLevel)levelintegratedstructureinthethesis?AESalgorithmachievetheultimateIPcoreformoffixedinte