基于fpga的多路搶答器的設計 畢業(yè)設計論文

基于fpga的多路搶答器的設計 畢業(yè)設計論文

ID:323744

大?。?10.07 KB

頁數(shù):38頁

時間:2017-07-23

基于fpga的多路搶答器的設計  畢業(yè)設計論文_第1頁
基于fpga的多路搶答器的設計  畢業(yè)設計論文_第2頁
基于fpga的多路搶答器的設計  畢業(yè)設計論文_第3頁
基于fpga的多路搶答器的設計  畢業(yè)設計論文_第4頁
基于fpga的多路搶答器的設計  畢業(yè)設計論文_第5頁
資源描述:

《基于fpga的多路搶答器的設計 畢業(yè)設計論文》由會員上傳分享,免費在線閱讀,更多相關內容在學術論文-天天文庫。

1、摘要隨著計算機技術和電子技術的迅速發(fā)展,現(xiàn)在的搶答器的功能越來越強,準確性和可靠性也越來越高。大部分傳統(tǒng)的搶答器都是基于數(shù)字電路構成的,不僅制作過程復雜,而且可靠性和準確性較低,還有成品面積大,安裝、維護困難等問題。近年來電子技術得到迅速發(fā)展,使得電子系統(tǒng)的設計者利用EDA軟件,就可以獨立設計所需的專用集成電路(ASIC)器件,現(xiàn)在利用現(xiàn)場可編輯邏輯門陣列(簡稱FPGA)制作的搶答器,不僅制作過程簡單,而且準確性也更高。本設計的主芯片是EP2C35F672C8,系統(tǒng)由組別判斷電路、分頻電路、倒計時電路、搶答判別電路、掃描信號產生電路、信號匹

2、配電路和顯示電路組成。該搶答器可以容納四組八位選手同時參與搶答,系統(tǒng)具有清零功能和倒計時功能。經編譯和仿真所設計的程序,并下載到開發(fā)系統(tǒng)上進行調試驗證,最終完成搶答器的設計。關鍵詞:電子設計自動化;可編程邏輯門陣列;搶答器IVAbstractWiththedevelopmentofelectronictechnologyandelectronictechnology,theResponderisnowmorepowerful,moreandmorehighreliabilityandaccuracy.MostofthepreviousRes

3、pondercomposedofdigitalcircuitsbasedonthetraditional.Complexproductionprocess,andtheaccuracyandreliabilityisnothigh,finishedarea,installation,maintenancedifficulties.Therapiddevelopmentofelectronictechnologyinrecentyears,ElectronicsystemdesignersuseEDAsoftware,itcanbedesig

4、nedindependentlyrequiredspecialcircuit(ASIC)devices.NowdesignandimplementationofthemultiplexresponderbasedonFPGA,theproductionprocessisnotonlysimple,butaccuracyisalsohigher.ThedesignofthemainchipisEP2C35F672C8,thesystemjudgmentcircuitbyagroupofthefrequencydividercircuit,th

5、ecountdowncircuit,answerdeterminationcircuit,thescanningsignalgeneratingcircuit,asignalmatchingcircuitandthedisplaycircuit.TheRespondercanaccommodatefourgroupsofeightplayerstoparticipatesimultaneouslyanswer,thesystemhasaclearfunctionandcountdownfunctions.Thecompilationands

6、imulationofthedesignprocess,anddownloadedtothedevelopmentsystemtodebugvalidation,thefinalcompletionResponderdesign.Keywords:EDA;FPGA;ResponderIV目錄摘要IAbstractII1緒論11.1前言11.2搶答器研究的背景與意義11.3搶答器的研究現(xiàn)狀11.4系統(tǒng)設計要求22搶答器總體設計方案32.1系統(tǒng)總體方案設計32.2FPGA的簡介32.2.1FPGA的結構與工作原理42.2.2FPGA的特點42.

7、3FPGA的開發(fā)流程52.4關于VHDL73搶答器的系統(tǒng)設計方案和主要模塊設計93.1系統(tǒng)具體方案設計93.2主要模塊設計103.2.1組別判斷模塊103.2.2搶答判別模塊103.2.3倒計時模塊113.2.4掃描信號產生模塊113.2.5數(shù)碼管位信號與段信號匹配模塊123.2.6顯示模塊123.2.7分頻模塊13IV4搶答器的程序設計與實現(xiàn)144.1組別判斷模塊程序設計與仿真144.2搶答判別模塊程序設計與仿真154.3倒計時模塊程序設計與仿真184.4掃描信號產生模塊程序設計與仿真204.5數(shù)碼管位信號與段信號匹配模塊程序設計與仿真2

8、14.6顯示模塊程序設計與仿真224.7分頻模塊程序設計234.8頂層電路的設計與仿真245結論25致謝26參考文獻27附錄Ⅰ系統(tǒng)原理圖28附錄Ⅱ源程序清單29IV1緒論1.1前

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現(xiàn)內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。