考研復(fù)試數(shù)電模電

考研復(fù)試數(shù)電模電

ID:33773597

大小:201.00 KB

頁數(shù):20頁

時間:2019-03-01

考研復(fù)試數(shù)電模電_第1頁
考研復(fù)試數(shù)電模電_第2頁
考研復(fù)試數(shù)電模電_第3頁
考研復(fù)試數(shù)電模電_第4頁
考研復(fù)試數(shù)電模電_第5頁
資源描述:

《考研復(fù)試數(shù)電模電》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、數(shù)字電路基本概念一.基本概念。1.門是實現(xiàn)一些基本邏輯關(guān)系的電路。2.三種基本邏輯是與、或、非。3.與門是實現(xiàn)與邏輯關(guān)系的電路,或門是實現(xiàn)或邏輯關(guān)系的電路,非門是實現(xiàn)非邏輯關(guān)系的電路。4.按集成度可以把集成電路分為小規(guī)模(SSI)中規(guī)模(MSI)大規(guī)模(LSI)和超大規(guī)模(VLSI)集成電路。5.僅有一種載流子參與導(dǎo)電的器件叫單極性器件;有兩種載流子參與導(dǎo)電的器件叫雙極性器件。單極性器件主要有:PMOS.NMOS.CMOS雙極性器件主要有:TTL.HTL.ECL.IIL.6.TTL門電路的低電平噪聲容限為VNL=VOFF-VIL;高電平噪聲容限為VN

2、H=VIH-VON7.直接把兩個門的輸出連在一起實現(xiàn)“與”邏輯關(guān)系的接法叫線與;集電極開門路可以實現(xiàn)線與;普通TTL門不能實現(xiàn)線與。8.三態(tài)門的輸出端可以出現(xiàn)高電平、低電平和高阻三種狀態(tài)。9.三態(tài)門的主要用途是可以實現(xiàn)用一條導(dǎo)線(總線)輪流傳送幾個不同的數(shù)據(jù)或控制性號。10.用工作速度來評價集成電路,速度快的集成電路依次是ECL.TTL.CMOS11.用抗干擾能力來評價集成電路,抗干擾能力的集成電路一次是CMOS.TTL.ECL12.CMOS門電路的輸入阻抗很高,所以靜態(tài)功耗很小,但由于存在輸入電容,所以隨著輸入信號頻率的增加,功耗也會增加。13.邏

3、代數(shù)的四種表示方法是真值表、函數(shù)表達(dá)式、卡諾圖和邏輯圖。14.邏輯變量和函數(shù)只有0和1兩種取值,而且它們只是表示兩種狀態(tài)。15.邏輯代數(shù)只有“與”“或”“非”三種基本邏輯運算。16.描述邏輯函數(shù)各個變量取值組合和函數(shù)值對應(yīng)關(guān)系的代數(shù)式叫函數(shù)表達(dá)式。17.邏輯函數(shù)表達(dá)式的標(biāo)準(zhǔn)形式有標(biāo)準(zhǔn)與或式即最小項表達(dá)式和標(biāo)準(zhǔn)或與式即最大項表達(dá)式。18.邏輯函數(shù)的化簡方法有代數(shù)法即公式法和圖形法及卡諾圖法。19.最簡與或式是指乘積項數(shù)最少,乘積項中的變量個數(shù)最少的與或式。20.約束項是不會出現(xiàn)的變量組合,其值總為0.21.約束條件是由約束項加起來構(gòu)成的邏輯表達(dá)式,是一

4、個值恒為0的條件等式。22.按邏輯功能的特點,數(shù)字電路可以分為組合邏輯電路和時序邏輯電路兩大類。23.用二進(jìn)制代碼表示有關(guān)對象的過程叫二進(jìn)制編碼:n為二進(jìn)制編碼器有2n個輸入,有n個輸出。24.將十進(jìn)制數(shù)的十個數(shù)字編成二進(jìn)制代碼的過程叫二—十進(jìn)制編碼,簡稱為BCD編碼。25.在幾個信號同時輸入時,只對優(yōu)先級低額最高的進(jìn)行編碼叫優(yōu)先編碼。26.把代碼的特定含義“翻譯”出來的過程叫碼譯;n位二進(jìn)制譯碼器有n個輸入,有2n個輸出。,工作時譯碼器只有一個輸出有效。27.兩個一位熱勁制數(shù)相加叫做半加。兩個同位的加和來自低位的進(jìn)位三者相加叫做全加。28.從若干輸

5、入數(shù)據(jù)中選擇一路作為輸出叫多路選擇器。29.組合邏輯電路任意一時刻的輸出僅僅取決于該時刻的輸入,而與過去的輸入無關(guān)。30.組合邏輯電路的特點:由邏輯門構(gòu)成,不含記憶元件。無法饋線。31.競爭:信號經(jīng)由不同的途徑到達(dá)某一會合點時間有先有后。32.冒險:由于競爭而引起電路數(shù)處發(fā)生瞬間錯誤的現(xiàn)象。33.常用中規(guī)模組合邏輯電路:編碼器、譯碼器、數(shù)據(jù)選擇器、比較器和加法器。數(shù)字電路基本概念第一章由于模擬信息具有連續(xù)性,實用上難于存儲、分析和傳輸,應(yīng)用二值數(shù)值邏輯構(gòu)成的數(shù)字電路或數(shù)字系統(tǒng)較易克服這些困難,其實質(zhì)是利用數(shù)字1和0來表示這些信息。1.二值數(shù)值邏輯:常

6、用數(shù)字0和1來表示數(shù)字信號,這里的0和1不是十進(jìn)制的數(shù)字,而是邏輯0和邏輯1。12.正邏輯:1表示高電平,0表示低電平。13.負(fù)邏輯:與正邏輯相反。22.為什么計算機或數(shù)字系統(tǒng)中通常用二進(jìn)制數(shù)?答:(1)二進(jìn)制的數(shù)字裝置簡單可靠,所用元件少;二進(jìn)制只有兩個數(shù)碼0和1,因此,它的每一位數(shù)可用任何具有兩個不同穩(wěn)定狀態(tài)的元件來表示。(2)二進(jìn)制的基本運算規(guī)則簡單,運算操作方便。缺點:二進(jìn)制表示一個數(shù)時,位數(shù)多;將人們熟悉的十進(jìn)制數(shù)輸入計算機時,需要轉(zhuǎn)換成二進(jìn)制數(shù),運算后,再將二進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制的數(shù)顯示。23.八進(jìn)制和十六進(jìn)制:由于使用二進(jìn)制數(shù)經(jīng)常是位數(shù)很

7、多,不便書寫和記憶,因此在數(shù)字計算機的資料中常采用十六進(jìn)制和八進(jìn)制來表示二進(jìn)制數(shù)。UNIX系統(tǒng)的檔案權(quán)限使用八進(jìn)制,十六進(jìn)制常用于數(shù)字技術(shù)、微處理器、計算機和數(shù)據(jù)通信中。24.BCD碼:在這種編碼中,用4位二進(jìn)制數(shù)來表示十進(jìn)制數(shù)中的0-9十個數(shù)碼。25.BCD碼可分為有權(quán)碼和無權(quán)碼兩類:有權(quán)BCD碼有8421碼、2421碼、5421碼,其中8421碼是最常用的;無權(quán)BCD碼有余3碼、格雷碼等。26.8421BCD碼是最基本和最常用的BCD碼,它和四位自然二進(jìn)制碼相似,各位的權(quán)值為8、4、2、1,故稱為有權(quán)BCD碼。27.邏輯代數(shù),又稱布爾代數(shù):邏輯代

8、數(shù)是按一定的邏輯規(guī)律進(jìn)行運算的代數(shù),雖然它和普通代數(shù)一樣也是用字母表示變量,但邏輯代數(shù)中的變量(邏輯代數(shù))只

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。