基于fpga控制vga顯示的多通道數(shù)字示波器的設(shè)計(jì)

基于fpga控制vga顯示的多通道數(shù)字示波器的設(shè)計(jì)

ID:34072741

大?。?19.46 KB

頁數(shù):4頁

時(shí)間:2019-03-03

基于fpga控制vga顯示的多通道數(shù)字示波器的設(shè)計(jì)_第1頁
基于fpga控制vga顯示的多通道數(shù)字示波器的設(shè)計(jì)_第2頁
基于fpga控制vga顯示的多通道數(shù)字示波器的設(shè)計(jì)_第3頁
基于fpga控制vga顯示的多通道數(shù)字示波器的設(shè)計(jì)_第4頁
資源描述:

《基于fpga控制vga顯示的多通道數(shù)字示波器的設(shè)計(jì)》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。

1、萬方數(shù)據(jù)2011年7月15日第34卷第14期現(xiàn)代電子技術(shù)ModernElectronicsTechniqueJul.2011V01.34No.14基于FPGA控制VGA顯示的多通道數(shù)字示波器的設(shè)計(jì)王至秋(青島農(nóng)業(yè)大學(xué)機(jī)電工程學(xué)院,山東青島266109)摘要:為了實(shí)現(xiàn)對(duì)O~1MHz的信號(hào)進(jìn)行測(cè)量以及顯示的目的,制作了基于SOPC技術(shù)的VGA顯示數(shù)字存儲(chǔ)示波器。采用硬件與軟件相配合的設(shè)計(jì)方法,主要模塊有基于FPGA的最小系統(tǒng)模塊、信號(hào)調(diào)理電路模塊、AD采樣模塊、觸發(fā)電路模塊,VGA顯示模塊、4×4矩陣鍵盤模塊和RAM存儲(chǔ)以及FLASH存儲(chǔ)模塊。

2、具有模擬信號(hào)可進(jìn)行任意電平觸發(fā)、數(shù)字信號(hào)可使用上升沿和下降沿觸發(fā).存儲(chǔ)回放,垂直靈敏度擋住設(shè)王、掃描速度檔位設(shè)置、VGA顯示多個(gè)界面等特點(diǎn)。通過波形測(cè)量實(shí)驗(yàn),得到較好的顯示渡形。關(guān)鍵詞:FPGA;數(shù)字示波器;A/D采樣;VGA顯示中圖分類號(hào):TN919—34文獻(xiàn)標(biāo)識(shí)碼:A文章編號(hào):1004—373X(2011)14—0055-03DesignofThree-channeldigitalOscilloscopesforControllingVGADisplayBasedonFPGAWANGZhi-qiu(CollegeofEleetromec

3、hanicalEngineering,QingdaoAgriculturalUniversity,Qingdao266109·China)Abstract:InordertOachievethe0~1MHzsignalmeasurementanddisplay。theVGAdisplaydigitalstorageoscilloscopebasedonSOPCtechnologyisdesigned.Thecompatiblehardwareandsoftwaredesignmethodisadopted.Thisproductioncon

4、sistsoftheminimumsystembasedonFPGA,signalconditioningcircuit,ADsamplingmodule,triggercircuit,VGAdis—playmodule。4×4matrixkeyboard,RAMmemorymoduleandFlashmemorymodule.Ithasthecharacteristicsofarbitraryleveltriggerforanalogsignals,risingandfallingedgetriggerfordigitalsignal,s

5、torageplayback,verticalsensitivityset,scanningspeedset。multi-interfaceVGAdisplayandSO0n.Thebetterwaveformdisplaywasobtainedbywaveformmeasuringexperiments.Keywords:FPGA;digitaloscilloscope;ADsampling;VGAdisplay隨著信息技術(shù)的發(fā)展,對(duì)信號(hào)的測(cè)量技術(shù)要求越來越高,示波器的使用越來越廣泛。模擬示波器使用前需要進(jìn)行校正,使用比較麻煩;而數(shù)字示波

6、器,由于受核心控制芯片的影響,對(duì)輸入信號(hào)的頻率有嚴(yán)格的限制。基于FPGA的數(shù)字示波器,其核心芯片可達(dá)到50萬門[1],配合高速外圍電路,可以測(cè)量頻率為1MHz的信號(hào),有效地克服了以往示波器的不足。1系統(tǒng)方案設(shè)計(jì)設(shè)計(jì)的數(shù)字示波器系統(tǒng)主要使用了Xilinx系統(tǒng)的開發(fā)環(huán)境,并在此環(huán)境內(nèi)部建立了AD采樣控制模塊、鍵盤控制模塊、VGA顯示模塊等多個(gè)模塊,從很大程度上減少了硬件電路的搭建,也因此提高了系統(tǒng)的穩(wěn)定性和可靠性,系統(tǒng)框圖如圖1所示。另外,設(shè)計(jì)使用XPS將32位的MicroBlaze[23微處理器嵌入到了FPGA中,實(shí)現(xiàn)了可編程片的嵌入以及在可

7、編程片上的系統(tǒng)設(shè)計(jì)。MicroBlaze通過LBM總線訪問片上的存儲(chǔ)模塊BlockRAM,然后通過OPB總收稿日期:2011-02—28線上掛接外設(shè)進(jìn)行接口連接和驅(qū)動(dòng)。VGA顯示部分采用雙緩沖機(jī)制進(jìn)行工作,在FP-GA內(nèi)部建立RAM,按照一定時(shí)序降RAM內(nèi)的緩存數(shù)據(jù)映射到VGA顯示屏上。圖1系統(tǒng)框圖2硬件設(shè)計(jì)2.1信號(hào)調(diào)理電路模塊信號(hào)調(diào)理電路模塊,對(duì)輸入的模擬信號(hào)進(jìn)行處理,由于輸入電壓幅度為一2.5~+2.5V之間,而后一級(jí)萬方數(shù)據(jù)56現(xiàn)代電子技術(shù)2011年第34卷的AD模塊采用了12位的高速A/D轉(zhuǎn)換芯片ADS804,只能對(duì)0~2V的電壓

8、進(jìn)行模/數(shù)轉(zhuǎn)換,故需要將輸入電壓先抬升為o~5V,在應(yīng)用運(yùn)算放大器進(jìn)行比例縮小,達(dá)到0---2V的模數(shù)轉(zhuǎn)換要求。2.2A/D轉(zhuǎn)換電路A/D轉(zhuǎn)換模塊采用存儲(chǔ)采樣數(shù)據(jù)的并行數(shù)據(jù)處理方

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。