資源描述:
《某地面雷達(dá)信號(hào)處理機(jī)設(shè)計(jì)與實(shí)現(xiàn)》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。
1、某地面雷達(dá)信號(hào)處理機(jī)設(shè)計(jì)與實(shí)現(xiàn)成思邈2016年1月中圖分類號(hào):UDC分類號(hào):某地面雷達(dá)信號(hào)處理機(jī)設(shè)計(jì)與實(shí)現(xiàn)作者姓名成思邈學(xué)院名稱信息與電子學(xué)院指導(dǎo)教師田黎育答辯委員會(huì)主席王俊申請(qǐng)學(xué)位工學(xué)碩士學(xué)科專業(yè)電子科學(xué)與技術(shù)學(xué)位授予單位北京理工大學(xué)論文答辯日期2016年1月Designandimplementationofground-basedradarsignalprocessorCandidateName:SimiaoChengSchoolorDepartment:SchoolofInformationandElectronicsFacu
2、ltyMentor:Prof.LiyuTianChair,ThesisCommittee:Prof.JunWangDegreeApplied:MasterofEngineeringMajor:MicroelectronicsandSolidElectronicsDegreeby:BeijingInstituteofTechnologyTheDateofDefence:January,2016研究成果聲明本人鄭重聲明:所提交的學(xué)位論文是我本人在指導(dǎo)教師的指導(dǎo)下進(jìn)行的研究工作獲得的研究成果。盡我所知,文中除特別標(biāo)注和致謝的地方外,學(xué)位論
3、文中不包含其他人已經(jīng)發(fā)表或撰寫過的研究成果,也不包含為獲得北京理工大學(xué)或其它教育機(jī)構(gòu)的學(xué)位或證書所使用過的材料。與我一同工作的合作者對(duì)此研究工作所做的任何貢獻(xiàn)均已在學(xué)位論文中作了明確的說明并表示了謝意。特此申明。簽名:日期:北京理工大學(xué)碩士學(xué)位論文摘要雷達(dá)信號(hào)處理機(jī)是雷達(dá)系統(tǒng)的重要組成部分,也是實(shí)現(xiàn)雷達(dá)信號(hào)處理算法的硬件基礎(chǔ)。本課題結(jié)合項(xiàng)目需求,設(shè)計(jì)了一種基于雙FPGA+雙DSP架構(gòu)的雷達(dá)信號(hào)處理板卡。設(shè)計(jì)板卡尺寸為標(biāo)準(zhǔn)3U,設(shè)計(jì)多種通用接口和存儲(chǔ)模塊,并實(shí)現(xiàn)雷達(dá)信號(hào)處理算法。論文主要內(nèi)容如下:首先,介紹了雷達(dá)信號(hào)處理算法的基本原理
4、。簡要闡明了信號(hào)處理機(jī)內(nèi)需要實(shí)現(xiàn)的算法功能。其次,討論了高速數(shù)字電路設(shè)計(jì)的方法及應(yīng)用,在此基礎(chǔ)上設(shè)計(jì)并實(shí)現(xiàn)了基于雙DSP+雙FPGA架構(gòu)的某地面雷達(dá)信號(hào)處理板。最后,使用某地面雷達(dá)信號(hào)處理板組成了某地面雷達(dá)信號(hào)處理機(jī)。設(shè)計(jì)了命令和數(shù)據(jù)的傳輸方式及時(shí)序。通信接口方面設(shè)計(jì)了RS485、RS422等串口通信接口,完成了網(wǎng)絡(luò)通信協(xié)議棧精簡與網(wǎng)絡(luò)接口的軟硬件實(shí)現(xiàn)。關(guān)鍵詞:地面雷達(dá)信號(hào)處理機(jī);高速數(shù)字電路設(shè)計(jì);以太網(wǎng)接口設(shè)計(jì);協(xié)議棧優(yōu)化I北京理工大學(xué)碩士學(xué)位論文AbstractRadarsignalprocessorisanimportantp
5、artoftheradarsystem.Radarsignalprocessorisalsothebasicofradarsignalprocessingalgorithm.Basedonthepracticalneedsofproject,thethispaperproposedadesignandrealizationofaradarsignalprocessor.TheareaofPCBisdesignedtobestandard3U.Thehardwareisdesignedforvariousneedswithmanyty
6、pesofcommunicationinterfaceinterfacesandmemorymodules.Moreover,theradarsignalprocessingalgorithmisappliedonthehardware.Themaincotentsofthispaperareasfollows:Firstly,theessentialprincipleofradarsignalprocessingalgorithmisdelivered.Thefunctionthatshouldberealizedintherad
7、arsignalprocessorisdiscussedinthispaper.Secondly,thepaperdiscussedthemethodandapplicationofhigh-speeddigitaldesign.Basedontheanalysis,adesignof“doubleFPGA+doubleDSP”structureradarsignalprocessorisproposedandrealized.Finally,anapplicationoftheradarsignalprocessorispropo
8、sed.Theapplicationdesignedamethodofdatatransmissionandtimingsequence.BesidesofRS485andRS422,driversofnetworkcommunica