資源描述:
《MLVDS接收器的設(shè)計(jì)》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫(kù)。
1、學(xué)校代號(hào):10532學(xué)密號(hào):S11073008級(jí):不保密湖南大學(xué)碩士學(xué)位論文M—LVDS接收器的設(shè)計(jì)昱咂絲芻壁亟整;匿迪堊熬握埴羞篁僮!塑理生邀皇王科堂堂院一.童些名鹽!邀魚(yú)王堂皇固簽電王堂詮窒握童旦翅;2Q!壘生三旦!Q目途窒簦避旦期12Q!壘生三旦3Q旦筌趲委雖全圭度!萱亟麴攫ThedesignofaM—LVDSReceiverbyLIZhiIIIIIIIIIIIIIIIIIIIIIIY2605575B.E.(CentralSouthUniversityofForestryandTechnology)201AthesissubmittedpartialsatisfactionoftheR
2、equirementsforthedegreeofMasterofSciencelvIicroelectronicsandSolid.StateElectronicsintheGraduateSch001ofHunanUniversitySupervisorProfessorCHENDipingMay,2014湖南大學(xué)學(xué)位論文原創(chuàng)性聲明本人鄭重聲明:所呈交的論文是本人在導(dǎo)師的指導(dǎo)下獨(dú)立進(jìn)行研究所取得的研究成果。除了文中特別加以標(biāo)注引用的內(nèi)容外,本論文不包含任何其他個(gè)人或集體已經(jīng)發(fā)表或撰寫(xiě)的成果作品。對(duì)本文的研究做出重要貢獻(xiàn)的個(gè)人和集體,均已在文中以明確方式標(biāo)明。本人完全意識(shí)到本聲明的法律后果
3、由本人承擔(dān)。作者簽名:鷹雒日期:7糾5D年6月多日學(xué)位論文版權(quán)使用授權(quán)書(shū)本學(xué)位論文作者完全了解學(xué)校有關(guān)保留、使用學(xué)位論文的規(guī)定,同意學(xué)校保留并向國(guó)家有關(guān)部門(mén)或機(jī)構(gòu)送交論文的復(fù)印件和電子版,允許論文被查閱和借閱。本人授權(quán)湖南大學(xué)可以將本學(xué)位論文的全部或部分內(nèi)容編入有關(guān)數(shù)據(jù)庫(kù)進(jìn)行檢索,可以采用影印、縮印或掃描等復(fù)制手段保存和匯編本學(xué)位論文。本學(xué)位論文屬于1、保密口,在年解密后適用本授權(quán)書(shū)。2、不保密d。(請(qǐng)?jiān)谝陨舷鄳?yīng)方框內(nèi)打“√”)作者簽名:磊鎦別醛轢'1q嬸日期:≯,炸6月弓日Et眵f絳舌月弓日M-LVDS接收器的設(shè)計(jì)摘要隨著通信技術(shù)的發(fā)展,并行數(shù)據(jù)的串行傳輸已經(jīng)成為了主流傳輸方式,低電壓差分
4、信號(hào)LVDS(LowVoltageDifferentialSignal)是一種用于高速串行信號(hào)傳輸?shù)膰?guó)際通用接口標(biāo)準(zhǔn)。LVDS因其具有高速度、低功耗、低噪聲、低成本等優(yōu)點(diǎn),在高性能計(jì)算機(jī)、通訊、顯示及消費(fèi)電子等領(lǐng)域得到了廣泛的應(yīng)用?;贚VDS的M.LVDS(Multi.PointLowVoltageDifferentialSignal)接口支持多個(gè)驅(qū)動(dòng)器或接收器共享單一傳輸鏈路的應(yīng)用,填補(bǔ)了多點(diǎn)應(yīng)用場(chǎng)合的空白。在保留LVDS原有優(yōu)點(diǎn)的基礎(chǔ)上M—LVDS擁有更高驅(qū)動(dòng)能力,更低的電磁干擾(EMI),更寬的共模輸入范圍,成了LVDS傳輸技術(shù)的一個(gè)新的技術(shù)研究熱點(diǎn)。本論文基于TIA/EIA一899
5、標(biāo)準(zhǔn),對(duì)M—LVDS接口電路的工作原理和結(jié)構(gòu)進(jìn)行了深入研究,總結(jié)和分析了M.LVDS接口技術(shù)的各種特點(diǎn)。在此基礎(chǔ)上,提出了M—LVDS接收器的拓?fù)浣Y(jié)構(gòu),將整個(gè)發(fā)送電路分為共模搬移電路、前置放大器電路、遲滯比較器電路、帶隙基準(zhǔn)源電路以及數(shù)字邏輯電路五個(gè)核心模塊。本文在M.LVDS接口電路設(shè)計(jì)中的創(chuàng)新之處和解決的技術(shù)難點(diǎn)主要體現(xiàn)為下列幾點(diǎn):對(duì)于一1.4V~3.8V輸入范圍,設(shè)計(jì)了一種新穎的共模搬移電路,利用負(fù)反饋原理,采樣輸出共模,調(diào)整端接電阻電流從而將不同共模值的差分信號(hào)搬移到參考電平的位置,且不改變差分信號(hào)幅值,簡(jiǎn)化了后級(jí)電路降低了功耗節(jié)約了面積。設(shè)計(jì)了放大倍數(shù)恒定的Gm—RL結(jié)構(gòu)的前置放大
6、器,通過(guò)在前置放大器輸出端產(chǎn)生固定電流偏置的方法實(shí)現(xiàn)了TYPE.II工作模式。設(shè)計(jì)了恒定Gm的偏置電流源通過(guò)調(diào)整放大器偏置電流從而確保設(shè)計(jì)的接收器在各個(gè)工藝角下穩(wěn)定工作。改進(jìn)傳統(tǒng)結(jié)構(gòu)的內(nèi)遲滯比較器,利用電流鏡將輸入級(jí)與噪聲大的遲滯級(jí)隔離,避免了因回掃噪聲帶來(lái)的接收器動(dòng)態(tài)失調(diào)。設(shè)計(jì)了Cascode結(jié)構(gòu)的基準(zhǔn)源,提高了電源抑制比,降低了電源噪聲對(duì)基準(zhǔn)源輸出電壓的擾動(dòng),降低了整個(gè)接收器對(duì)電源噪聲的敏感度。本論文對(duì)M.LVDS接收器電路版圖進(jìn)行了研究,針對(duì)失配、串?dāng)_、噪聲、天線效應(yīng)、閂鎖效應(yīng)進(jìn)行了討論,并提出解決辦法。本課題設(shè)計(jì)的M.LVDS接收器電路基于GSMC0.18um1P4MCMOS工藝論片
7、驗(yàn)證,測(cè)試結(jié)果顯示該芯片具有.1.4~3.8V的共模輸入范圍,最高數(shù)據(jù)傳輸速率250Mbps,并引入典型值為25mV的遲滯效果,達(dá)到設(shè)計(jì)目標(biāo),為相關(guān)設(shè)計(jì)提供了參考。關(guān)鍵詞:M—LVDS:放大器;遲滯:帶隙基準(zhǔn);共模搬移;II碩士學(xué)位論文一AbstractWiththedevelopmentofcommunicationtechnology,serialtransmissionofparalleldatabec