基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)

基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)

ID:36814048

大小:2.38 MB

頁(yè)數(shù):79頁(yè)

時(shí)間:2019-05-15

基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)_第1頁(yè)
基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)_第2頁(yè)
基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)_第3頁(yè)
基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)_第4頁(yè)
基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)_第5頁(yè)
資源描述:

《基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫(kù)

1、北京化工大學(xué)碩士學(xué)位論文基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)姓名:魏剛申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):檢測(cè)技術(shù)與自動(dòng)化裝置指導(dǎo)教師:韓建國(guó)20060601北京化工人學(xué)碩士學(xué)位論文基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)摘要基于FPGA的可重構(gòu)技術(shù),就是利用FPGA可以多次重復(fù)配置的特點(diǎn),通過(guò)時(shí)分復(fù)用的方式利用FPGA的邏輯資源,使在時(shí)間上離散的邏輯功能在同一FPGA中順序?qū)崿F(xiàn)的技術(shù)。基于這種技術(shù)的可重構(gòu)系統(tǒng)既具有基于通用微處理器系統(tǒng)的設(shè)計(jì)靈活、易升級(jí),又具有基于專用集成電路系統(tǒng)的速度快、效率高的特點(diǎn)。課題在分析國(guó)內(nèi)外可重構(gòu)系統(tǒng)的研究現(xiàn)狀及實(shí)現(xiàn)方法的基礎(chǔ)上,提出并設(shè)計(jì)一種由CPLD控制的基于FPG

2、A的可重構(gòu)系統(tǒng)。其中,F(xiàn)LASH存儲(chǔ)器存儲(chǔ)多種邏輯功能的配置數(shù)據(jù)流:CPLD控制系統(tǒng)的可重構(gòu)過(guò)程;FPGA執(zhí)行不同的邏輯功能。課題的主要研究?jī)?nèi)容包括,基于FPGA的可重構(gòu)系統(tǒng)硬件電路設(shè)計(jì),系統(tǒng)異步接收器模塊、FLASH存儲(chǔ)器讀寫控制器模塊、FPGA配置模塊、FPGA控制ADC采樣模塊和E2pROM存儲(chǔ)器讀寫控制器模塊的Verilog程序設(shè)計(jì)與時(shí)序仿真分析。并將由CPLD控制的基于FPGA的可重構(gòu)系統(tǒng)應(yīng)用到人工神經(jīng)網(wǎng)絡(luò)的BP網(wǎng)絡(luò)訓(xùn)練和BP網(wǎng)絡(luò)執(zhí)行兩個(gè)算法的可重構(gòu)實(shí)現(xiàn)過(guò)程中并進(jìn)行分析。實(shí)驗(yàn)研究表明,由CPLD控制的基于FPGA的可重構(gòu)系統(tǒng)設(shè)計(jì)方案正確可行,并且該系統(tǒng)能夠應(yīng)

3、用于多砷邏輯功能的可重構(gòu)實(shí)現(xiàn),具有較強(qiáng)實(shí)用性和廣泛適用性。關(guān)鍵詞:FPGA,可重構(gòu)系統(tǒng),硬件設(shè)計(jì),Verilog程序設(shè)計(jì)北京化T大學(xué)碩上學(xué)位論文RECoNFI(孔Ⅱ{ABLESYSTEMDESIGNBASEDoNFPGAABSTRACTReconfigurabletechnologybasedonFPGAusingthereconfigurablecharacteristicofFPGACallsequentiallycompletedifferenttime-discretelogicfunctionsbytimedivisionmultiplexthelogicr

4、esourceofFPGA.SystembasedonthistechnologynotonlyhasthefaciletodesignandeasytoupdateadvantagesofgenericMPUsystem,butalsohasthehighspeedandexcellentperformancecharacteristicsofASICsystem.Basedontheanalysisofintemationalimplementapproachandresearchstatusofreconfigurabletechnology,thispaper

5、designareconfigumblesystembasedonFPGAcontrolledbyCPLD.FLASHmemorystoresdownloadbitstreamsofdifferentlogicfunctions,CPLDcontrolstherecongfigurableprocessofsystem,andFPGArealizesdifferentlogicfunctions.111emainresearchcontainsthehardwaredesignofreconfigurablesystem,theVerilogHDLprogramdes

6、ignofasynchronousreceivermodule.FLASHmemoryread—writecontrollermodule,F(xiàn)PGAreconfigumtioncontrollermodule,ADCsamplingcontrollermoduleandE2PROMmemoryread.writecontrollermodule.UsingthereconfigurablesystembasedonFPGAcontrolledbyCPLDinthereconfigumbleimplementationofBPtrainNetworkandBPimple

7、mentNetworkofArtificialNerualNetwork.TbeexperimentshowsthedesignplanofreconfigurablesystembasedonFPGAcontrollcdbyCPLDiScorrectanddoable,anditCanbeusedtorealizemanylogicfunctionsbyreconfigurableapproachandthesystemhasgoodpracticabilityandextensiveadaptability.KEYWORDS:fpga,recon

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。