《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1

《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1

ID:45745807

大小:375.98 KB

頁(yè)數(shù):16頁(yè)

時(shí)間:2019-11-17

《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1_第1頁(yè)
《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1_第2頁(yè)
《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1_第3頁(yè)
《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1_第4頁(yè)
《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1_第5頁(yè)
資源描述:

《《EDA技術(shù)上機(jī)指導(dǎo)書(shū)》1》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫(kù)

1、EDA上機(jī)指導(dǎo)書(shū)電氣與信息工程學(xué)院2011年6月上機(jī)一MAX+PLUSII使用(簡(jiǎn)單邏輯電路設(shè)計(jì)與仿真)一.上機(jī)目的1.學(xué)習(xí)并掌握MAX+PLUSllCPLD開(kāi)發(fā)系統(tǒng)的基木操作。2.掌握簡(jiǎn)單邏輯電路的設(shè)計(jì)方法與功能仿真技巧。二.上機(jī)儀器設(shè)備1.PC機(jī),1臺(tái)2.MAX+PLUSIICPLD軟件開(kāi)發(fā)系統(tǒng),1套三.上機(jī)預(yù)習(xí)要求1.預(yù)習(xí)教材中的相關(guān)內(nèi)容;2.預(yù)習(xí)老師教學(xué)演示的相關(guān)內(nèi)容;3.閱讀并熟悉本次上機(jī)內(nèi)容。四.上機(jī)內(nèi)容用原理圖設(shè)計(jì)一個(gè)1位二進(jìn)制的全加器(由兩個(gè)1位二進(jìn)制半加器構(gòu)成)并進(jìn)行電路功能仿真與驗(yàn)證。五.上機(jī)操作步驟(

2、1)開(kāi)機(jī),進(jìn)入MAX+PLUSII開(kāi)發(fā)系統(tǒng);(2)在D盤建立白己的目錄(注意要以英文命名);(3)在主菜單屮選NEW,從輸入文件類型選擇菜單中選圖形編輯文件輸入方式,見(jiàn)圖1-1。-FileType.scf二C*raphicEditoriiigCSymbolEditorfileOlextEditorfileCWaveformEditorfile圖1-1輸入文件類型選擇菜單4)在空白屏幕上雙擊,從元件庫(kù)中確定并選擇基本元件。注意:從prim子目錄中選擇輸入引腳input和輸出引腳output和相應(yīng)的門電路。見(jiàn)圖1-2。Ente

3、rSymbolSymbolN.ame:c:maxplus2max2libprimVgnd▲inputinputcikffjkffelatchIcell—mcellnand12nand2nand3JSymbolFiles:D^irectones:CancelM.egaWizardPlug-InManager...SymbolLibraries:cAmaxplus2dsp_kitlibiaryc:maxplus2Xfieecorelib▲kAmaxDlus2max2libDrimcAmaxplus2max2l

4、ibmfcAmaxplus2max2libmega_lpmcAmaxplus2max2libedifDirectoryis:c:max2workchiptrip圖1-2符號(hào)元件廉選擇H錄(5)在圖形編輯窗口完成電路的連線及對(duì)引腳的命名。圖1-31位半加器的電路(6)打開(kāi)FILE主菜單,選擇SAVEAS,將畫(huà)好的線路圖以口己設(shè)定的某個(gè)名稱保存在口己的bl錄下(文件的擴(kuò)展名必是?gdf)o(7)并將該設(shè)計(jì)文件指定成項(xiàng)目文件(選擇菜單“FILE”—project-*setprojecttocurrentf訂e)?(

5、8)對(duì)所設(shè)計(jì)的電路進(jìn)行編譯。(選擇菜單"FILE”fproject-*save&compile).編譯成功會(huì)彈出如下信息。(9)軟件仿真。在圖1-1新建仿真波形文件,后綴名.SCF。出現(xiàn)圖1-4的仿真波形編輯界血。Untitled4-¥aveforaEditor匸]叵][5^Start:10.0nsEEEnd:

6、1.0us

7、Interval:

8、1.0us圖1-4仿真波形編輯界血(10)雙擊Name卜方的空H處,在彈出的對(duì)話框中點(diǎn)擊“List”按鈕,添加輸入、輸出節(jié)點(diǎn)。?Untitled4Start*00nsName:200

9、選擇輸入節(jié)點(diǎn)A,點(diǎn)OK,再選擇輸入節(jié)點(diǎn)B,點(diǎn)0K。以此類推,將輸入輸出節(jié)點(diǎn)添加好。(11)在時(shí)鐘輸入端處設(shè)置好輸入端口A、13方波脈沖,點(diǎn)擊屏幕左側(cè)溝,彈出對(duì)話框屮,設(shè)置時(shí)鐘周期,A為100ns,B為150ns。

10、Interval:

11、l2.6nsSEEName—AValue:q00.0ns100OnsSOCO12)設(shè)直好的輸入波形如圖如示。Untitledl一¥aveforaEditorRef:

12、O.Ons址Untitled2—GraphicEditor((13)保存后,(選擇菜單“FILE”?project—save&s

13、imulate)?點(diǎn)擊仿真按鈕,就可以進(jìn)行波形仿真,以驗(yàn)證電路的邏輯功能。自己完成一位二進(jìn)制全加器的設(shè)計(jì)與驗(yàn)證:1、用上面完成的半加器電路形成自定義元件(選擇菜單FILE-^CreateDefaultSymbol)2、一位二進(jìn)制全加器電路原理圖的設(shè)計(jì),見(jiàn)下圖匚叵因3、存盤編譯;4、進(jìn)行波形仿真,驗(yàn)證電路;一.上機(jī)報(bào)告(見(jiàn)附1參考格式)1.統(tǒng)一格式,M紙雙而打印。(上機(jī)報(bào)告格式見(jiàn)附1)1.各部分電路的電路原理圖或VHDL源程序。2.仿真結(jié)杲及分析。上機(jī)二數(shù)控分頻器設(shè)計(jì)與仿真一.上機(jī)目的1.學(xué)習(xí)并掌握MAX+PLUS11CPU

14、)開(kāi)發(fā)系統(tǒng)的操作技巧。2.掌握數(shù)字邏輯電路的設(shè)計(jì)方法與功能仿真技巧。3.學(xué)習(xí)VIIDL源程序的編寫調(diào)試方法。二.上機(jī)儀器設(shè)備1.PC機(jī),1臺(tái)2.MAX+PLUSIICPLD軟件開(kāi)發(fā)系統(tǒng),1套三.上機(jī)預(yù)習(xí)要求1.預(yù)習(xí)教材中的相關(guān)內(nèi)容;2.編寫好數(shù)控分頻器VHDL源程序。四.上機(jī)內(nèi)容用VHDL設(shè)計(jì)一個(gè)數(shù)控分

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫(huà)的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。