資源描述:
《倍頻電路設(shè)計(jì)》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫。
1、武漢理工大學(xué)《高頻電子線路》課程設(shè)計(jì)說明書課程設(shè)計(jì)任務(wù)書學(xué)生姓名:專業(yè)班級:指導(dǎo)教師:工作單位:題目:倍頻電路設(shè)計(jì)初始條件:具較扎實(shí)的電子電路的理論知識及較強(qiáng)的實(shí)踐能力;對電路器件的選型及電路形式的選擇有一定的了解;具備高頻電子電路的基本設(shè)計(jì)能力及基本調(diào)試能力;能夠正確使用實(shí)驗(yàn)儀器進(jìn)行電路的調(diào)試與檢測。要求完成的主要任務(wù):1.采用晶體管或集成電路設(shè)計(jì)一個(gè)倍頻電路;2.額定電壓5V,電流10~15mA;3.輸入頻率4MHz,輸出頻率12MHz左右;4.輸出電壓≥1V,輸出失真?。?.完成課程設(shè)計(jì)報(bào)告(應(yīng)包含電路圖,清單、調(diào)試及設(shè)計(jì)總結(jié))。時(shí)間安排:1.2011年6月3日分班
2、集中,布置課程設(shè)計(jì)任務(wù)、選題;講解課設(shè)具體實(shí)施計(jì)劃與課程設(shè)計(jì)報(bào)告格式的要求;課設(shè)答疑事項(xiàng)。2.2011年6月4日至2011年6月9日完成資料查閱、設(shè)計(jì)、制作與調(diào)試;完成課程設(shè)計(jì)報(bào)告撰寫。3.2011年6月10日提交課程設(shè)計(jì)報(bào)告,進(jìn)行課程設(shè)計(jì)驗(yàn)收和答辯。指導(dǎo)教師簽名:年月日系主任(或責(zé)任教師)簽名:年月日武漢理工大學(xué)《高頻電子線路》課程設(shè)計(jì)說明書目錄摘要IAbstractII1緒論12設(shè)計(jì)內(nèi)容及要求22.1設(shè)計(jì)目的及主要任務(wù)22.1.1設(shè)計(jì)的目的22.1.2設(shè)計(jì)任務(wù)及主要技術(shù)指標(biāo)22.2設(shè)計(jì)思想23設(shè)計(jì)原理及方案33.1設(shè)計(jì)原理33.1.1鎖相環(huán)組成介紹33.1.2鎖相環(huán)原
3、理53.1.3NE564芯片介紹63.2設(shè)計(jì)方案74電路制作及硬件調(diào)試95心得體會10參考文獻(xiàn)11武漢理工大學(xué)《高頻電子線路》課程設(shè)計(jì)說明書摘要倍頻器實(shí)質(zhì)上就是一種輸出信號等于輸入信號頻率整數(shù)倍的電路,經(jīng)倍頻處理后,調(diào)頻信號的頻偏可成倍提高,即提高了調(diào)頻調(diào)制的靈敏度,這樣可降低對調(diào)制信號的放大要求。采作倍頻器可以使載波主振蕩器與高頻放大器隔離,減小高頻寄生耦合,有得于減少高頻自激現(xiàn)象的產(chǎn)生,提高整機(jī)工作穩(wěn)定性。在要求倍頻噪聲較小的設(shè)備中,可采用NE564芯片根據(jù)鎖相環(huán)原理構(gòu)成的鎖相環(huán)倍頻器。關(guān)鍵詞:倍頻,NE564芯片,鎖相環(huán)II武漢理工大學(xué)《高頻電子線路》課程設(shè)計(jì)說明書
4、AbstractMultiplierisessentiallyacircuitofanoutputsignalequalsinputsignalfrequencyintegertimes,bymultiplierprocessing,FMsignalscanbedoubledthedopplerfrequencyshift,namelyimprovethesensitivityoftheFMmodulation,socanreducetherequirementofmodulationsignalamplifier.Formultiplierbythecarrierfre
5、quencycanmaketheoscillatorandhighfrequencyamplifierisolationandreduceparasiticcoupledwithhighfrequency,reducethehighfrequencythephenomenonofself-excited,enhancethestability.Intherequirementsofsmallnoisefrequencydoubledinequipment,canbemadeaccordingtoNE564chipandtheprincipleofphaselockloop
6、aphaselockloopmultiplier.Keywords:multiplier,NE564chip,PLLII武漢理工大學(xué)《高頻電子線路》課程設(shè)計(jì)說明書1緒論隨著電子技術(shù)的發(fā)展,要求信號的頻率越來越準(zhǔn)確和越來越穩(wěn)定,一般振蕩器已不能滿足系統(tǒng)設(shè)計(jì)的要求。在一些應(yīng)用領(lǐng)域,往往需要在一個(gè)頻率范圍內(nèi)提供一系列高準(zhǔn)確度和高穩(wěn)定度的頻率源,這就需要應(yīng)用頻率合成技術(shù)來滿足這一需求。頻率合成是指以一個(gè)或少量的高準(zhǔn)確度和高穩(wěn)定的標(biāo)準(zhǔn)頻率作為參考頻率,由此導(dǎo)出多個(gè)或大量的輸出頻率,這些輸出頻率的準(zhǔn)確度與穩(wěn)定度與參考頻率是一致的。用來產(chǎn)生這些頻率的部件就稱為頻率合成器或頻率綜合器。頻
7、率合成器通過一個(gè)或多個(gè)標(biāo)準(zhǔn)頻率產(chǎn)生大量的輸出頻率,它是通過對標(biāo)準(zhǔn)頻率在頻域進(jìn)行加、減、乘、除來實(shí)現(xiàn)的,可以用混頻、倍頻和分頻等電路來實(shí)現(xiàn)[1]。集成鎖相頻率合成器是一種專用鎖相電路。它是發(fā)展很快、采用新工藝多的專用集成電路。它將參考分頻器、參考振蕩器、數(shù)字鑒相器、各種邏輯控制電路等部件集成在一個(gè)或幾個(gè)單元中,以構(gòu)成集成頻率合成器的電路系統(tǒng)[2]。本文即利用NE564芯片和其他元件采用鎖相環(huán)原理設(shè)計(jì)一個(gè)倍頻電路。14武漢理工大學(xué)《高頻電子線路》課程設(shè)計(jì)說明書2設(shè)計(jì)內(nèi)容及要求2.1設(shè)計(jì)目的及主要任務(wù)2.1.1設(shè)計(jì)的目的①要求具較扎