資源描述:
《基于FPGA的線陣CCD驅(qū)動(dòng)控制技術(shù)研究.pdf》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫(kù)。
1、基于FPGA的線陣CCD驅(qū)動(dòng)控制技術(shù)研究RESEARCHINDRIVINGTECHNoLoGYFORLINEARCCDBASEDoNFPGA學(xué)位授予單位及代碼:量查堡王盍堂(!Q!豎2學(xué)科專業(yè)名稱及代碼:—㈣—(0804)研究方向:丑il型量堇壟皇廈量控劍申請(qǐng)學(xué)位級(jí)別:亟±指導(dǎo)教帥:籃璺王研究生:籃熊論文起止時(shí)間:墊lQ:!!二2Q!!:!!rr·rI4’},長(zhǎng)春理工大學(xué)碩士學(xué)位論文原創(chuàng)性聲明本人鄭重聲明:所呈交的碩士學(xué)位論文.《基于FPGA的線陣CCD驅(qū)動(dòng)控制技術(shù)研究》是本人在指導(dǎo)教師的指導(dǎo)下,獨(dú)立進(jìn)行研究工作所取得的成果。除
2、文中已經(jīng)注明引用的內(nèi)容外,本論文不包含任何其他個(gè)人或集體已經(jīng)發(fā)表或撰寫過的作品成果。對(duì)本文的研究做出重要m獻(xiàn)的個(gè)人和集體,均已在文中以明確方式標(biāo)明。本人完全意識(shí)到本聲明的法律結(jié)果由本人承擔(dān)。懈笠£;叢趄!叢4土H叢口長(zhǎng)春理工大學(xué)學(xué)位論文版權(quán)使用授權(quán)書本學(xué)位論文作者及指導(dǎo)教師完全了解“長(zhǎng)春理工大學(xué)碩士、博士學(xué)位論文版權(quán)使用規(guī)定”.同意疑春理T大學(xué)保留井向田家有關(guān)部門或機(jī)構(gòu)送變學(xué)位論文的復(fù)印件和電子版.允許論文被查閱和借閱。本人授權(quán)長(zhǎng)吝理工大學(xué)可以將本學(xué)位滄文的全部或部分內(nèi)容編入有關(guān)數(shù)據(jù)庫(kù)進(jìn)行檢索,也可采用影印,縮印或掃描等復(fù)制手段
3、保存和匯編學(xué)位論文。作青簦#:鎰退指導(dǎo)導(dǎo)9fⅡ茬名!型墨年王,j叢日絲年。LH墮“■■l■■lrIoI■-l●I。輸方式等“1。本文根據(jù)合作要求.對(duì)基-1二FPGA的線陣CCD成像系統(tǒng)進(jìn)行了=”=發(fā)。系統(tǒng)設(shè)計(jì)時(shí)使用分立元器件米實(shí)現(xiàn)對(duì)CCD輸出信號(hào)的預(yù)處理、CDS(相關(guān)雙采樣)、VGA可變?cè)鲆嬲{(diào)整)及14Bit精度的模數(shù)轉(zhuǎn)換,雖后將轉(zhuǎn)換后的數(shù)據(jù)通過FPGA和CameraLink接口發(fā)送到Pc上來完成被測(cè)目標(biāo)信息的顯示。本次設(shè)計(jì)使用ALTERA公司的低端產(chǎn)品EPIc6024C08來實(shí)現(xiàn)CCD的時(shí)序驅(qū)動(dòng)、各部分電路工作所需的時(shí)鐘設(shè)計(jì)以
4、及通訊接口的控制“1。通過在板緞的測(cè)試表明,所設(shè)計(jì)的圖像采集系統(tǒng)實(shí)現(xiàn)了要求指標(biāo)。與傳統(tǒng)的線陣CCD成像系統(tǒng)相比.系統(tǒng)的可移植性強(qiáng)、控制方便.傳輸速率高,對(duì)更高精度及傳輸速率的成像系統(tǒng)的研發(fā),打下了很嘬實(shí)的基礎(chǔ)。關(guān)鍵詞:線陣COD分立元器件時(shí)序設(shè)計(jì)數(shù)據(jù)傳輸ABSTRACTThelinearCCDismoreandmoreusedinmilitaryfield、industrialfielddetectionandotherhighlevelapplicationsbecauseofitsadvantagesinwidefieldo
5、fview、fastscanningspeedandhigherresolutionThelineararrayCCDimagingsystembasedonFPGArequiresreal·timetargetinthrmationcollection,thereforethereisaveryahigllstandardindeviceselection、drivingclock、signalprocessingcircuitdesignofeachpartanddebuggingofeommunicationinterfa
6、ceWediscussrelatedtechnologyoflineararrayimagingsysteminthisdesignTherearemainlyseveralaspectsasfollowing:structureunitandworkingmechanismofCCDimagesensor.processingtechnologyforoutputsignalandtransmissionmodeofdataafterADCandsoonWedevelopthelineararrayimagingsystemb
7、asedonFPGAaccordingtothedesignrequirementsofcooperationWeusediscretecompon∞tstoachieveoutputsignalprocessingofCCD、relateddoublesampling、variablegainadjustmentand14BitprecisionofanalogtodigitalconversioninsystemdesignFinallytheconverteddataissenttoPCforimagereductiont
8、hroughFPGAandcameralinkinterfaceWemakethetimingdriven、clockrequiredbyeachpartofcircuitandcommunicationinterfacecontrolwithEPlC6Q24C