歡迎來到天天文庫
瀏覽記錄
ID:57090410
大小:247.00 KB
頁數:19頁
時間:2020-07-31
《任意進制計數器設計課件.ppt》由會員上傳分享,免費在線閱讀,更多相關內容在教育資源-天天文庫。
1、任意進制計數器設計的兩種方法及優(yōu)缺點同步時序邏輯電路的設計時序邏輯電路的實用舉例第七章脈沖信號的產生與整形施密特觸發(fā)器多諧振蕩器單穩(wěn)態(tài)觸發(fā)器555集成定時器7-1施密特觸發(fā)器是電平觸發(fā)器,能把平緩變化的信號整形成矩形脈沖;具有回差電壓,抗干擾能力很強。有兩個觸發(fā)電平:正向閾值電平和負向閾值電平。回差電壓:即為正向閾值電平與負向閾值電平之差。施密特反相器的原理電路及符號輸入級中間倒相放大級滯后特性級輸出級正向閾值電平VT+:輸入電壓增加過程中輸出信號發(fā)生突變時的輸入電壓值。負向閾值電平VT-:輸入電壓減小過程中輸出信號發(fā)生突變時的輸入電壓值?;夭铍妷海骸鱒=VT+-V
2、T-施密特觸發(fā)器的電壓傳輸特性具有滯回特點(磁回)施密特觸發(fā)器的應用舉例1、脈沖的整形2、脈沖幅度的鑒別3、組成多諧振蕩器舉例:P.292.7.3如圖a所示為由TTL與非門組成的施密特觸發(fā)器。圖中與非門的閾值電壓UTH=1.4V,二極管VD的正向壓降為0.7V,在輸入圖b所示的波形時,試求出正向閾值電壓UT+和負向閾值電壓UT-,并畫出輸出uo1和uo2的波形。7-2多諧振蕩器又稱無穩(wěn)態(tài)電路。主要產生各種方波或時鐘信號。RC環(huán)形多諧振蕩器R較小時,振蕩周期T=2.2RC電路中各點的電壓波形石英晶體的阻抗頻率特性及符號石英晶體振蕩器如何穩(wěn)定振蕩電路的頻率呢?7-3單穩(wěn)
3、態(tài)觸發(fā)器在沒有外界觸發(fā)信號的作用時,電路處于穩(wěn)態(tài):只要無觸發(fā)輸入,該狀態(tài)就能一直存在下去。當觸發(fā)信號引入時,電路從穩(wěn)態(tài)進入暫態(tài):與穩(wěn)態(tài)電平互補,且觸發(fā)信號消失后仍存在,但經一定時間后能自動回復到原來的穩(wěn)態(tài);這個時間稱為單穩(wěn)態(tài)觸發(fā)器的暫態(tài)時間。用與非門和非門組成的單穩(wěn)態(tài)觸發(fā)器。電路輸入為低電平時稱為無觸發(fā)輸入;此時穩(wěn)態(tài)為0。當在輸入端引入一觸發(fā)輸入時,即輸入端的電平由低到高時,輸出進入暫態(tài),為1。由于電容的放電需要時間,當電容兩端電位差下降到關門電平時,G2輸出1,觸發(fā)器輸出恢復0,回到穩(wěn)態(tài)。暫態(tài)時間由電阻R和電容C確定。要求觸發(fā)脈沖的寬度大于單穩(wěn)態(tài)的暫態(tài)時間。由或非
4、門組成的單穩(wěn)態(tài)電路輸入0,電路處穩(wěn)態(tài),VO2為0;輸入端加一觸發(fā),VO1為0,由于電容的存在,VR為0,VO2為1,暫態(tài);且電源經R向C充電,VR上升;在上升到VT前,即使觸發(fā)輸入消失為0,VO2的1也保證了VO1的0;隨著充電,VR升高;當上升到VT時,VO2變?yōu)榈碗娖?;由于觸發(fā)信號已經消失,所以VO1為高電平,電路恢復為穩(wěn)態(tài)。暫態(tài)時間tpo:即電容兩端電位差由0V上升到VT所需時間。要求觸發(fā)脈沖的寬度小于暫態(tài)時間。如閾值電平為電源電壓的一半,則tpo近似為0.7RC。單穩(wěn)態(tài)觸發(fā)器作定時器使用時的電路框圖作業(yè):P.292.7.1
此文檔下載收益歸作者所有