數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc

數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc

ID:57451917

大?。?2.00 KB

頁(yè)數(shù):7頁(yè)

時(shí)間:2020-08-21

數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc_第1頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc_第2頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc_第3頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc_第4頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc_第5頁(yè)
資源描述:

《數(shù)字電子技術(shù)基礎(chǔ)期末考試考試卷及問(wèn)題詳解.doc》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫(kù)。

1、數(shù)字電子技術(shù)基礎(chǔ)試題(一)一、填空題:(每空1分,共10分)1.(30.25)10=()2=()16。2.邏輯函數(shù)L=+A+B+C+D=1。3.三態(tài)門(mén)輸出的三種狀態(tài)分別為:、和。4.主從型JK觸發(fā)器的特性方程=。5.用4個(gè)觸發(fā)器可以存儲(chǔ)位二進(jìn)制數(shù)。6.存儲(chǔ)容量為4K×8位的RAM存儲(chǔ)器,其地址線為12條、數(shù)據(jù)線為8條。二、選擇題:(選擇一個(gè)正確的答案填入括號(hào),每題3分,共30分)1.設(shè)下圖中所有觸發(fā)器的初始狀態(tài)皆為0,找出圖中觸發(fā)器在時(shí)鐘信號(hào)作用下,輸出電壓波形恒為0的是:(C)圖。2.下列幾種TTL電路中,輸出端可實(shí)現(xiàn)

2、線與功能的電路是(D)。A、或非門(mén)B、與非門(mén)C、異或門(mén)D、OC門(mén)3.對(duì)CMOS與非門(mén)電路,其多余輸入端正確的處理方法是(D)。A、通過(guò)大電阻接地(>1.5KΩ)B、懸空C、通過(guò)小電阻接地(<1KΩ)B、D、通過(guò)電阻接VCC4.圖2所示電路為由555定時(shí)器構(gòu)成的(A)。A、施密特觸發(fā)器B、多諧振蕩器C、單穩(wěn)態(tài)觸發(fā)器D、T觸發(fā)器5.請(qǐng)判斷以下哪個(gè)電路不是時(shí)序邏輯電路(C)。A、計(jì)數(shù)器B、寄存器C、譯碼器D、觸發(fā)器6.下列幾種A/D轉(zhuǎn)換器中,轉(zhuǎn)換速度最快的是(A)。A、并行A/D轉(zhuǎn)換器B、計(jì)數(shù)型A/D轉(zhuǎn)換器C、逐次漸進(jìn)型A/D

3、轉(zhuǎn)換器B、D、雙積分A/D轉(zhuǎn)換器7.某電路的輸入波形uI和輸出波形uO如下圖所示,則該電路為(C)。A、施密特觸發(fā)器B、反相器C、單穩(wěn)態(tài)觸發(fā)器D、JK觸發(fā)器8.要將方波脈沖的周期擴(kuò)展10倍,可采用(C)。A、10級(jí)施密特觸發(fā)器B、10位二進(jìn)制計(jì)數(shù)器C、十進(jìn)制計(jì)數(shù)器B、D、10位D/A轉(zhuǎn)換器9、已知邏輯函數(shù)與其相等的函數(shù)為(D)。A、B、C、D、10、一個(gè)數(shù)據(jù)選擇器的地址輸入端有3個(gè)時(shí),最多可以有(C)個(gè)數(shù)據(jù)信號(hào)輸出。A、4B、6C、8D、16三、邏輯函數(shù)化簡(jiǎn)(每題5分,共10分)1、用代數(shù)法化簡(jiǎn)為最簡(jiǎn)與或式Y(jié)=A+2、用

4、卡諾圖法化簡(jiǎn)為最簡(jiǎn)或與式Y(jié)=+C+AD,約束條件:AC+ACD+AB=0四、分析下列電路。(每題6分,共12分)1、寫(xiě)出如圖1所示電路的真值表及最簡(jiǎn)邏輯表達(dá)式。圖12、寫(xiě)出如圖2所示電路的最簡(jiǎn)邏輯表達(dá)式。圖2五、判斷如圖3所示電路的邏輯功能。若已知uB=-20V,設(shè)二極管為理想二極管,試根據(jù)uA輸入波形,畫(huà)出u0的輸出波形(8分)t圖3六、用如圖4所示的8選1數(shù)據(jù)選擇器CT74LS151實(shí)現(xiàn)下列函數(shù)。(8分)Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)圖4七、用4位二進(jìn)制計(jì)數(shù)集成芯片CT74L

5、S161采用兩種方法實(shí)現(xiàn)模值為10的計(jì)數(shù)器,要求畫(huà)出接線圖和全狀態(tài)轉(zhuǎn)換圖。(CT74LS161如圖5所示,其LD端為同步置數(shù)端,CR為異步復(fù)位端)。(10分)圖5八、電路如圖6所示,試寫(xiě)出電路的激勵(lì)方程,狀態(tài)轉(zhuǎn)移方程,求出Z1、Z2、Z3的輸出邏輯表達(dá)式,并畫(huà)出在CP脈沖作用下,Q0、Q1、Z1、Z2、Z3的輸出波形。(設(shè)Q0、Q1的初態(tài)為0。)(12分)數(shù)字電子技術(shù)基礎(chǔ)試題(一)參考答案一、填空題:1.(30.25)10=(11110.01)2=(1E.4)16。2.1。3.高電平、低電平和高阻態(tài)。4.。5.四。6.1

6、2、8二、選擇題:1.C2.D3.D4.A5.C6.A7.C8.C9.D10.C三、邏輯函數(shù)化簡(jiǎn)1、Y=A+B2、用卡諾圖圈0的方法可得:Y=(+D)(A+)(+)四、1、該電路為三變量判一致電路,當(dāng)三個(gè)變量都相同時(shí)輸出為1,否則輸出為0。2、B=1,Y=A,B=0Y呈高阻態(tài)。五、u0=uA·uB,輸出波形u0如圖10所示:圖10六、如圖11所示:D圖11七、接線如圖12所示:圖12全狀態(tài)轉(zhuǎn)換圖如圖13所示:(a)(b)圖13八、,,波形如圖14所示:

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫(huà)的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。