單片機秒表課程設計報告

單片機秒表課程設計報告

ID:8420117

大?。?64.34 KB

頁數(shù):20頁

時間:2018-03-26

單片機秒表課程設計報告_第1頁
單片機秒表課程設計報告_第2頁
單片機秒表課程設計報告_第3頁
單片機秒表課程設計報告_第4頁
單片機秒表課程設計報告_第5頁
資源描述:

《單片機秒表課程設計報告》由會員上傳分享,免費在線閱讀,更多相關內容在學術論文-天天文庫。

1、單片機課程設計20一、設計概述31.1系統(tǒng)名稱31.2實現(xiàn)功能31.3設計分析3二、系統(tǒng)硬件功能及參數(shù)簡介32.1系統(tǒng)硬件綜述32.289C51單片機概述32.36264芯片概述52.42764芯片概述62.574LS373地址鎖存器概述7三、系統(tǒng)硬件設計83.1Proteus仿真接線圖83.2分塊硬件電路設計83.2.1控制按鍵K183.2.2ROM擴展93.2.3SRAM擴展93.2.4段碼數(shù)碼管103.2.5LED燈11四、程序設計124.1程序設計簡述124.2程序流程圖設計134.3系統(tǒng)程序匯編語言設

2、計14五、系統(tǒng)調試過程215.1程序性問題及解決175.2調試過程出現(xiàn)問題及解決18六、設計心得18七、人體感應的熱釋紅外探測器的基本原理19八、單片機展望與發(fā)展20九、參考文獻20十、謝辭20團隊成員介紹2020一、設計概述1.1系統(tǒng)名稱電子秒表1.2實現(xiàn)功能按一下啟動按鍵K1,秒表歸零計時,同時LED燈點亮,顯示開始工作,再按一下按鍵K1,秒表停止計時,LED熄滅。計時顯示使用一個段式數(shù)碼管,顯示0-9。用6264和2764擴展8K的ROM和SRAM。1.3設計分析本系統(tǒng)的CPU選用的是89C51單片機,通

3、過單片機對整個系統(tǒng)進行控制。單片機的P3口用于按鍵控制,當按下按鍵,端口接地,產(chǎn)生低電位,不按下時是高電位。二、系統(tǒng)硬件功能及參數(shù)簡介2.1系統(tǒng)硬件綜述89C51單片機×1、地址鎖存器、6264芯片×1、2764芯片×1、LED×1、段式數(shù)碼管×1、電容、電阻若干。2.289C51單片機概述20·與MCS-51兼容·4K字節(jié)可編程閃爍存儲器·全靜態(tài)工作:0Hz-24MHz·三級程序存儲器鎖定·128×8位內部RAM·32可編程I/O線20·兩個16位定時器/計數(shù)器·5個中斷源·可編程串行通道·低功耗的閑置和掉電

4、模式·片內振蕩器和時鐘電路引腳功能:圖1C51單片機示意圖20VCC:供電電壓。GND:接地。20P0口:P0口為一個8位漏級開路雙向I/O口,每腳可吸收8TTL門電流。P1口:P1口是一個內部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門電流。P2口:P2口為一個內部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個TTL門電流。P3口:P3口管腳是8個帶內部上拉電阻的雙向I/O口,可接收輸出4個TTL門電流。RST:復位輸入。當振蕩器復位器件時,要保持RST腳兩個機器周期20的高電平

5、時間。ALE/PROG:當訪問外部存儲器時,地址鎖存允許的輸出電平用于鎖存地址的地位字節(jié)。/PSEN:外部程序存儲器的選通信號。/EA/VPP:當/EA保持低電平時,則在此期間為外部程序存儲器(0000H-FFFFH),不管是否有內部程序存儲器讀取外部ROM數(shù)據(jù)。XTAL1:反向振蕩放大器的輸入及內部時鐘工作電路的輸入。XTAL2:來自反向振蕩器的輸出。2.36264芯片概述20Intel6264的特性及引腳信號:Intel6264的容量為8KB,是28引腳雙列直插式芯片,采用CMOS工藝制造A12~A0(ad

6、dressinputs):地址線,可尋址8KB的存儲空間。D7~D0(databus):數(shù)據(jù)線,雙向,三態(tài)。OE(outputenable):讀出允許信號,輸入,低電平有效。WE(writeenable):寫允許信號,輸入,低電平有效。CE1(chipenable):片選信號1,輸入,在讀/寫方式時為低電平。CE2(chipenable):片選信號2,輸入,在讀/寫方式時為高電平。VCC:+5V工作電壓。GND:信號地。202.42764芯片概述一種存儲芯片,用作存儲數(shù)據(jù)。A0到A12為13條地址信號輸入線,說

7、明芯片容量為2的13次方,即8K。D0到D7為數(shù)據(jù)線,表示芯片的每個存儲單元存放一個字節(jié)(8位二進制數(shù))。對芯片讀數(shù)時,作為輸出線,對芯片編程時,作為輸入線。CE為輸入信號,低電平有效。(有稱作片選信號)OE為輸出允許信號,低電平有效PGM為編程脈沖輸入端,當對芯片編程時,由此端加入編程脈沖信號;讀取數(shù)據(jù)時PMG的值為1Vcc和Vpp都是接電源的,正常工作時是+5V202.574LS373地址鎖存器概述引出端:D0~D7數(shù)據(jù)輸入端、OE三態(tài)允許控制端(低電平有效)LE鎖存允許端、Q0~Q7輸出端774LS373

8、芯片:2020一、系統(tǒng)硬件設計3.1Proteus仿真接線圖3.2分塊硬件電路設計3.2.1控制按鍵K120K1閉合可以發(fā)出低電平信號。按鍵K1用于控制秒表的開始、停止與清零。3.2.2ROM擴展對ROM的擴展采用的是2764芯片,ROM擴展時引腳要接到CPU的引腳,芯片的CS引腳要接高電平。3.2.3SRAM擴展206264芯片為SRAM擴展芯片,CS引腳接高電平,CPU的和引腳依次

當前文檔最多預覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當前文檔最多預覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學公式或PPT動畫的文件,查看預覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權歸屬用戶,天天文庫負責整理代發(fā)布。如果您對本文檔版權有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內容,確認文檔內容符合您的需求后進行下載,若出現(xiàn)內容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。