資源描述:
《電腦的各種配置給詳細(xì)解釋》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在應(yīng)用文檔-天天文庫。
1、電腦的配置,主要看CPU、顯卡、主板、內(nèi)存、硬盤、顯示器等CPU和中央處理器是同義詞,已合并。中央處理器百科名片??intel和AMD主流CPU和CPU插槽中央處理器(英文CentralProcessingUnit,CPU)是一臺(tái)計(jì)算機(jī)的運(yùn)算核心和控制核心。CPU、內(nèi)部存儲(chǔ)器和輸入/輸出設(shè)備是電子計(jì)算機(jī)三大核心部件。其功能主要是解釋計(jì)算機(jī)指令以及處理計(jì)算機(jī)軟件中的數(shù)據(jù)。CPU由運(yùn)算器、控制器和寄存器及實(shí)現(xiàn)它們之間聯(lián)系的數(shù)據(jù)、控制及狀態(tài)的總線構(gòu)成。差不多所有的CPU的運(yùn)作原理可分為四個(gè)階段:提取(Fetch
2、)、解碼(Decode)、執(zhí)行(Execute)和寫回(Writeback)。CPU從存儲(chǔ)器或高速緩沖存儲(chǔ)器中取出指令,放入指令寄存器,并對(duì)指令譯碼,并執(zhí)行指令。所謂的計(jì)算機(jī)的可編程性主要是指對(duì)CPU的編程。目錄工作原理提取解碼執(zhí)行寫回基本結(jié)構(gòu)運(yùn)算邏輯部件寄存器部件控制部件發(fā)展歷史1971年:4004微處理器1972年:8008微處理器1974年:8080微處理器1978年:8086、8088微處理器1982年:80286微處理器1985年:80386微處理器1989年:Intel80486微處理器199
3、3年:IntelPentium處理器1996年:IntelPentiumPro處理器1997年:IntelPentiumII處理器1998年:IntelCeleron處理器1998年:IntelCeleron300A處理器1999年:IntelPentiumIII處理器2000年:IntelPentium4處理器2002年:IntelPentium4HT處理器2003年:IntelPentiumM處理器2005年:IntelPentiumD處理器2006年:IntelCore2Duo處理器2008年:In
4、telAtom處理器2008年:IntelCorei7處理器2009年:IntelCorei5處理器2010年:IntelCorei3處理器2011年:IntelSandyBridge處理器2012年:IntelivyBridge處理器AMD性能指標(biāo)主頻外頻前端總線(FSB)頻率倍頻系數(shù)緩存CPU擴(kuò)展指令集CPU內(nèi)核和I/O工作電壓技術(shù)架構(gòu)制造工藝指令集超流水線與超標(biāo)量封裝形式多線程多核心SMPNUMA技術(shù)亂序執(zhí)行技術(shù)分枝技術(shù)CPU內(nèi)部的內(nèi)存控制器包裝方式原裝識(shí)別工作原理提取解碼執(zhí)行寫回基本結(jié)構(gòu)運(yùn)算邏輯部
5、件寄存器部件控制部件發(fā)展歷史1971年:4004微處理器1972年:8008微處理器1974年:8080微處理器1978年:8086、8088微處理器1982年:80286微處理器1985年:80386微處理器1989年:Intel80486微處理器1993年:IntelPentium處理器1996年:IntelPentiumPro處理器1997年:IntelPentiumII處理器1998年:IntelCeleron處理器1998年:IntelCeleron300A處理器1999年:IntelPenti
6、umIII處理器2000年:IntelPentium4處理器2002年:IntelPentium4HT處理器2003年:IntelPentiumM處理器2005年:IntelPentiumD處理器2006年:IntelCore2Duo處理器2008年:IntelAtom處理器2008年:IntelCorei7處理器2009年:IntelCorei5處理器2010年:IntelCorei3處理器2011年:IntelSandyBridge處理器2012年:IntelivyBridge處理器AMD性能指標(biāo)主頻
7、外頻前端總線(FSB)頻率倍頻系數(shù)緩存CPU擴(kuò)展指令集CPU內(nèi)核和I/O工作電壓技術(shù)架構(gòu)制造工藝指令集超流水線與超標(biāo)量封裝形式多線程多核心SMPNUMA技術(shù)亂序執(zhí)行技術(shù)分枝技術(shù)CPU內(nèi)部的內(nèi)存控制器包裝方式原裝識(shí)別展開編輯本段工作原理 CPU從存儲(chǔ)器或高速緩沖存儲(chǔ)器中取出指令,放入指令寄存器,并對(duì)指令譯碼。它把指令分解成一系列的微操作,然后發(fā)出各種控制命令,執(zhí)行微操作系列,從而完成一條指令的執(zhí)行?! ≈噶钍怯?jì)算機(jī)規(guī)定執(zhí)行操作的類型和操作數(shù)的基本命令。指令是由一個(gè)字節(jié)或者多個(gè)字節(jié)組成,其中包括操作碼字段、
8、一個(gè)或多個(gè)有關(guān)操作數(shù)地址的字段以及一些表征機(jī)器狀態(tài)的狀態(tài)字以及特征碼。有的指令中也直接包含操作數(shù)本身。提取 第一階段,提取,從存儲(chǔ)器或高速緩沖存儲(chǔ)器中檢索指令(為數(shù)值或一系列數(shù)值)。由程序計(jì)數(shù)器(ProgramCounter)指定存儲(chǔ)器的位置,程序計(jì)數(shù)器保存供識(shí)別目前程序位置的數(shù)值。換言之,程序計(jì)數(shù)器記錄了CPU在目前程序里的蹤跡?! √崛≈噶钪螅绦蛴?jì)數(shù)器根據(jù)指令長(zhǎng)度增加存儲(chǔ)器單元。指令的提取必須常常從相對(duì)較慢的存儲(chǔ)器尋