基于多核dsp的高性能處理平臺設(shè)計

基于多核dsp的高性能處理平臺設(shè)計

ID:35063724

大?。?.94 MB

頁數(shù):70頁

時間:2019-03-17

基于多核dsp的高性能處理平臺設(shè)計_第1頁
基于多核dsp的高性能處理平臺設(shè)計_第2頁
基于多核dsp的高性能處理平臺設(shè)計_第3頁
基于多核dsp的高性能處理平臺設(shè)計_第4頁
基于多核dsp的高性能處理平臺設(shè)計_第5頁
資源描述:

《基于多核dsp的高性能處理平臺設(shè)計》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫

1、基于多核DSP的高性能處理平臺設(shè)計Designofhigh-performancemulti-coreDSPbasedprocessingplatform工程領(lǐng)域:電子與通信工程作者姓名:馮超指導(dǎo)教師:張濤副教授企業(yè)導(dǎo)師:李迅高級工程師天津大學(xué)電子信息工程學(xué)院二零一五年十一月摘要隨著現(xiàn)代社會的發(fā)展,人們對嵌入式系統(tǒng)處理能力的需求逐日增加。嵌入式系統(tǒng)的處理能力主要體現(xiàn)在通信能力、計算能力和存儲能力等方面。作為嵌入式系統(tǒng)的一個重要分支,DSP在高性能數(shù)據(jù)處理方面具有明顯的優(yōu)勢。由于傳統(tǒng)的單核處理器構(gòu)架很難達到更高規(guī)模的計算能力,而且在提高單核處理器主頻的同

2、時,芯片的功耗問題與處理器構(gòu)架已逐漸成為瓶頸,因此多核處理器應(yīng)運而生。針對多核系統(tǒng)的設(shè)計,人們可以通過增加單芯片中核的數(shù)量,或者擴展背板上的芯片數(shù)量,并依托Linux、SYS/BIOS等實時操作系統(tǒng)進行多任務(wù)劃分和調(diào)配,實現(xiàn)更高規(guī)模的數(shù)據(jù)處理能力。課題意在搭建一個基于多核DSP的高性能處理平臺,該平臺可以實現(xiàn)大規(guī)模的數(shù)據(jù)運算和數(shù)據(jù)傳輸。在該平臺基礎(chǔ)上,依托SYS/BIOS實時操作系統(tǒng),對多核之間IPC通信機制和多片之間的通信性能進行研究。最后從應(yīng)用角度提供可行性方案。論文的主要內(nèi)容可以分為以下幾個方面:首先,對多核DSP與高性能處理平臺的相關(guān)知識和技術(shù)

3、進行概述。通過現(xiàn)有的軟硬件資源和已有的技術(shù)積累對平臺設(shè)計進行可行性分析。在此基礎(chǔ)上,提出一種高性能處理平臺的設(shè)計方案。然后,從核間通信機制角度入手,以TIKeyStone架構(gòu)多核DSPTMS320-C6678為系統(tǒng)平臺,對多核系統(tǒng)中三種主要的核間通信機制進行了研究,并分析了不同通信機制的特性及適用情況。進而,從片間通信性能角度入手,以當(dāng)下主流的Hyperlink、PCIe和SRIO三種高速串行接口為研究對象,對系統(tǒng)中多片之間的通信性能進行研究。將背板上三種高速串行接口的傳輸性能進行對比,并對影響其帶寬的因素進行分析,為多核系統(tǒng)中片間通信方案的選擇提供了

4、依據(jù)。最后,在TI最新推出的異構(gòu)多核DSP+RISC芯片66AK2H14平臺上實現(xiàn)具有我國自主知識產(chǎn)權(quán)的AVS視頻解碼器的多路并行解碼,并對解碼器性能進行了測試。從系統(tǒng)應(yīng)用角度為多核高性能處理平臺提供解決方案。關(guān)鍵詞:高性能;多核;66AK2H14;核間通信;AVS解碼器ABSTRACTWiththedevelopmentofmodernsociety,people'sdemandfortheprocessingcapacityofembeddedsystemsisincreasingdayafterday.Theprocessingcapacityo

5、fembeddedsystemismainlyreflectedintheaspectsofcommunicationability,computingpowerandstoragecapacity.Asanimportantbranchofembeddedsystem,DSPhasobviousadvantagesinhighperformancedataprocessing.Becauseitisdifficultforthetraditionalsingle-coreprocessorarchitecturetoachieveahighersca

6、lecomputingpower.And,thepowerconsumptionandtheprocessorarchitecturehavegraduallybecomethebottleneck.Themulti-coreprocessoremergedasthetimesrequire.Formulti-coresystemdesign,peoplecaneitherincreasethenumberofnuclearonsingle-chip,orexpandthenumberofchiponthebackplane,andrelyingonr

7、eal-timeoperatingsystemssuchasLinux,SYS/BIOSmulti-taskpartitioningandallocation,toachieveahigherscaledataprocessingability.Thispaperisintendedtobuildahighperformanceprocessingplatformbasedonmulti-coreDSP,whichcanrealizelargescaledataoperationanddatatransmission.Inthisplatform,th

8、ecommunicationperformanceamongmulti-coresandmul

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。