資源描述:
《數(shù)字邏輯電路答案作業(yè)3》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫。
1、第3章作業(yè)答案Gi3-11圖P3-11是用或非門構(gòu)成的基本RS觸發(fā)器。已知%和Rd的波形,試畫出輸出端Q和Q的波形。解:如右圖。03-12圖P3-12是用與非門構(gòu)成的基本RS觸發(fā)器。已知。和Rd的波形,試畫出輸出端Q和0的波形。解:如右圖。3-18圖P3-18是主從JK觸發(fā)器CT7472O假如丿尸1,KX=K2=K3=19并己知輸入信號的波形如圖P3-18所示,試畫出輸出端Q的波形。解:如下圖。4sx.Ul1—QCl1K-17RCPRdl-M—
2、11I'I0Sq"IIIIIIII0-rA3-19圖P3?19給出了集D成D觸發(fā)器C
3、C4013的邏輯符CF號和輸入信號的電壓波形,試D畫出輸出端Q和的電壓波形。患解:如右圖。tD3-21圖P3-21是D觸發(fā)器74LS74的符號。己知輸入信號波形如圖所示,試畫出輸出端Q和的電壓波形。DCPRd解:如右圖。3-22圖P3-22是JK觸發(fā)器74LS76A的符號。已知其輸入信號波形如圖所示,試畫出輸出端Q的電壓波形。解:如右圖。CP—^K——-—bhRds1J>C1IKR-23-24設(shè)圖P3-24屮各觸發(fā)器的初始狀態(tài)皆為0,試畫出在CP信號連續(xù)作用下各觸發(fā)器輸出端的電壓波形。1CP1—pD卜09CPy
4、>C1卜CP題3
5、-24圖解:波形畫于下圖。at11IIIIIfMclcldjicmC丨I丨IIIIue2063c題解3-24圖題3-25圖5=(1害%=(1-K25厶3-25[tlCMOSR相器及電阻構(gòu)成的施密特觸發(fā)器電路如下圖所示。C知Ri=l()kQ,/?2=30kQoGi、G2門為CMOS反相器,VDD=15VO試計算其回差電壓。解:取V小二Vdd/2二7.5VVT+=(l+^)Vth=(l+l).^=10V△v=VT+VT_=5V3-26米用TTL集成與非門和二極管構(gòu)成的施密特觸發(fā)器電路如下圖所示。設(shè)二極管的正向?qū)妷簽?.7V,G)
6、門的閾值電壓為1.4Vo(1)分析電路的工作原理,試求回差電壓為多少?(2)若輸入波形力如圖P3-26(b)所示,試畫出巾的波形;(3)畫出vo-的關(guān)系曲線(電壓傳輸特性曲線)。蠱G2ivT解:Vi=4V,G)輸入端電位大于衍_Flo_-I£V__Vjh,所以G]輸出1,Iv/vo=3.6V,vo=0.3V。當(dāng)刃下降至0.7V,vI3=1.4V=Vth,G3轉(zhuǎn)為關(guān)門輸出1,即v0=3.6V,=0.3V,所以Vr-=0.7Vo刃下降至1.4V,G]轉(zhuǎn)為關(guān)門輸出1,不改變輸出狀態(tài)。vi=0V,Gi輸出1,G3輸出0,即石=3.6V
7、,vo=0.3Vo當(dāng)力上升至0.7V,V
8、3=1.4V=Vth,不改變輸出狀態(tài),力上升至1.4V,vh=1.4V>VTh,Gi轉(zhuǎn)為開門輸出0,即使V。=3.6V,vo=0.3Vo所以VTi.=1.4Vo電路回差電壓為:AVp=VT+-Vr=1.4V-0.7V=0.7V,其波形題解3-26圖和傳輸特性如右圖所示。3-29rflCMOS門電路組成的電路如下圖所示,設(shè)門電路輸入端無保護二極管,輸入信號vn為一正極性窄脈沖。已知電源電壓為Vdd。要求:(1)定性畫出叱
9、,力2及巾的波形圖;(2)輸出比)脈沖寬度?的表達式。解:由圖可知,
10、電路為單穩(wěn)態(tài)觸發(fā)器,波形如右圖所示,對于CMOS門有Vth=Vdd/2,tw=RCln2Rcinvl2(cc)-V12(Q-)VI2(°°)—^TH題3-29圖題解3-29圖3-30如下圖(a)是74121集成單穩(wěn)態(tài)觸發(fā)器的邏輯符號,其功能表見木章342節(jié)表3-11,圖中A、人2、3為觸發(fā)脈沖輸入端。(1)若己知A、人2、B信號如下圖(b)所示,畫出芯片正常工作時,0端的波形。(2)若已知輸出脈寬心為0.7ms的脈沖,采用內(nèi)接電阻RiM2kQ)時,外接電容C吹應(yīng)取多大?若采用外接電阻的方法,取Cexl=0.04
11、jF,則心“應(yīng)取
12、多大?畫出這兩種接法74121芯片的接線圖。到高的上升沿兩種情況,電路才被觸發(fā)進入暫穩(wěn)態(tài)。(a)解:(1)只有Ai、A2同時由高到低的下降沿,或Ai.A2同為L,B由低⑵用CT74121的內(nèi)部定時電阻Rint=2kQ,tw=0.7ms,Cext=0.5
13、iFoCT74I21用外接定時電阻,Cext=0.04
14、iF,tw=0.7ms,Rext=25kQ,o連線圖下圖所示。5VRgCz1JT&JT>0(a)用內(nèi)部定時電阻B0.5P-FHhv0Vo題解3?30圖(b)3-33如右圖所示電路中,CMOS集成施密特觸發(fā)器的電源電壓Vdd=
15、15V,Vt+=9V,Vt=4Vo要求:(1)要得到占空比為50%的輸出脈沖,&與R2的比值應(yīng)取多少?(2)若取&=3kQ,/?2=8.2kQ,C=0.05pF,忽略二極管的正向?qū)▔航?,輸出信號的頻率及占空比各是多少?題3-33圖解:當(dāng)w)=H時,以)通過R?