資源描述:
《基于dsp和fpga的雷達信號處理實驗樣機的設(shè)計與實現(xiàn)》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。
1、代號10701學(xué)號1104122131分類號UDCTP391密編級號公開題(中、英文)目基于DSP和FPGA的雷達信號處理實驗樣機的設(shè)計與實現(xiàn)DesignandImplementaRadarSignalProcessingExperimentPrototypeBasedonDSPandFPGA作者姓名郭甲龍學(xué)校指導(dǎo)教師姓名職稱郭寶龍教授工程領(lǐng)域控制工程企業(yè)指導(dǎo)教師姓名職稱張坤工程師萬方數(shù)據(jù)提交論文日期二〇一四年一月萬方數(shù)據(jù)西安電子科技大學(xué)學(xué)位論文獨創(chuàng)性聲明秉承學(xué)校嚴(yán)謹(jǐn)?shù)膶W(xué)風(fēng)和優(yōu)良的科學(xué)道德,本人聲明所呈交的論文
2、是我個人在導(dǎo)師指導(dǎo)下進行的研究工作及取得的研究成果。盡我所知,除了文中特別加以標(biāo)注和致謝中所羅列的內(nèi)容以外,論文中不包含其他人已經(jīng)發(fā)表或撰寫過的研究成果;也不包含為獲得西安電子科技大學(xué)或其它教育機構(gòu)的學(xué)位或證書而使用過的材料。與我一同工作的同志對本研究所做的任何貢獻均已在論文中做了明確的說明并表示了謝意。申請學(xué)位論文與資料若有不實之處,本人承擔(dān)一切的法律責(zé)任。本人簽名:日期西安電子科技大學(xué)關(guān)于論文使用授權(quán)的說明本人完全了解西安電子科技大學(xué)有關(guān)保留和使用學(xué)位論文的規(guī)定,即:研究生在校攻讀學(xué)位期間論文工作的知識產(chǎn)權(quán)單位屬西安電子科技大學(xué)。學(xué)校
3、有權(quán)保留送交論文的復(fù)印件,允許查閱和借閱論文;學(xué)??梢怨颊撐牡娜炕虿糠謨?nèi)容,可以允許采用影印、縮印或其它復(fù)制手段保存論文。同時本人保證,畢業(yè)后結(jié)合學(xué)位論文研究課題再攥寫的文章一律署名單位為西安電子科技大學(xué)。(保密的論文在解密后遵守此規(guī)定)萬方數(shù)據(jù)本學(xué)位論文屬于保密,在本人簽名:導(dǎo)師簽名:年解密后適用本授權(quán)書。日期日期萬方數(shù)據(jù)摘要摘要隨著雷達技術(shù)的快速發(fā)展,如何能夠?qū)崟r、高精度的處理雷達接收機傳輸?shù)睦走_信號成為了雷達處理技術(shù)的關(guān)鍵問題。因此,設(shè)計并實現(xiàn)實時性和可靠性良好的雷達信號處理機是非常有必要的。本文采用了兩片XilinxXC2V
4、1000FPGA芯片和一片ADIADSP-TS101SDSP芯片,設(shè)計實現(xiàn)了一個高性能的雷達信號處理實驗樣機,其硬件電路主要由AD采樣模塊、一片接口控制FPGA、一片數(shù)據(jù)預(yù)處理FPGA和一片DSP等部分構(gòu)成。本文設(shè)計的雷達信號處理實驗樣機能夠處理三路中頻信號,具體而言包括以下功能:(1)對三路中頻信號進行AD采樣;(2)利用FPGA作數(shù)據(jù)預(yù)處理;(3)利用DSP完成三路信號的一致性檢測。其中數(shù)據(jù)預(yù)處理主要完成數(shù)字下變頻和快速傅里葉變換,其中數(shù)字下變頻是為了降低系統(tǒng)對數(shù)據(jù)采樣率的要求,快速傅里葉變換是后續(xù)DSP數(shù)據(jù)處理的基礎(chǔ)。這兩部分采用FP
5、GA完成的主要目的是為了確保后續(xù)處理的實時性。信號一致性檢測是對在頻域內(nèi)的三路信號的幅度一致性和相位一致性等指標(biāo)進行檢測。本文設(shè)計了完整的雷達信號處理機硬件系統(tǒng)和相應(yīng)的軟件,并且經(jīng)調(diào)試優(yōu)化后,本信號處理機在信號采集、傳輸和處理方面都具有很高的可靠性和實時性,能夠滿足實際工程需要。萬方數(shù)據(jù)關(guān)鍵詞:FPGADSP雷達信號處理實驗樣機數(shù)字下變頻萬方數(shù)據(jù)AbstractAbstractWiththerapiddevelopmentofradartechnology,howtoprocesstheradarsignalwithreal-time
6、andhighprecisionbecomethekeyproblemofradarprocessingtechnology,whichistransmissedfromradarreceiver.Therefore,designingandimplementingreal-timeandgoodreliabilityofradarsignalprocessorisnecessary.Ahigh-performanceradarsignalprocessingexperimentprototypeisdesignedbytwopieceso
7、fXilinxXC2V1000FPGAchipandapieceofADIADSP-TS101SDSPchipinthispaper.ThehardwareprocessingboardismainlyincludingADsamplingmodule,apieceofinterfacecontrolofFPGA,apieceofdatapreprocessingofFPGAandoneDSPandsoon.Inthispaper,theradarsignalprocessingexperimentalprototypedesignedca
8、nhandlethreeintermediatefrequencysignals,specificallyincludingthefollowingfunctions:(1)AD