資源描述:
《數(shù)字系統(tǒng)設(shè)計中vhdl的應(yīng)用及實例分析》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫。
1、第23卷第6期江西科學(xué)Vol.23No.62005年12月JIANGXISCIENCEDec.2005文章編號:1001-3679(2005)06-0784-04數(shù)字系統(tǒng)設(shè)計中VHDL的應(yīng)用及實例分析12蔡志健,丁愛萍(11江西省兒童醫(yī)院,江西南昌330006;21江西省南昌市水文局,江西南昌330006)摘要:硬件描述語言在深亞微米復(fù)雜數(shù)字系統(tǒng)的設(shè)計中具有獨特的作用。利用硬件描述語言中的工業(yè)標(biāo)準(zhǔn)語言VHDL,設(shè)計了高速圖像采集系統(tǒng)的硬件結(jié)構(gòu)及工作原理,講述FPGA在圖像采集與數(shù)據(jù)存儲部分的VHDL模塊設(shè)計,給出采集同
2、步模塊的VHDL源程序。結(jié)果表明,VHDL在硬件設(shè)計上是非常有效的,在數(shù)字電子電路的設(shè)計中具有硬件描述能力強(qiáng)、設(shè)計方法靈活等優(yōu)點。關(guān)鍵詞:VHDL;電子設(shè)計自動化;圖像采集;FPGA;PCI中圖分類號:TP319文獻(xiàn)標(biāo)識碼:ATheApplicationoftheArithmeticFigureSystemDesignInsideVHDLandSolidanAnalysis12CAIZhi-jian,DINGAi-ping(1.JiangxiProvincialChildren'sHospital,JiangxiNan
3、chang330006PRC;2.NanchangCityHydrologyBureau,JiangxiNanchang330006RPC)Abstract:Thehardwaredescribesthelanguagetohavethespecialfunctioninthedesignofthedeepsecondmicroncomplicacyarithmeticfiguresystem.Makinguseofthehardwaredescribestheindus2tryinthelanguagestandar
4、dlanguageVHDL,designingthesuper-speedpicturecollecthardwareconstructionandworkprinciplesofthesystems,relatingtheFPGAtocollecttosavewithdatainthepicturepartofVHDLmoldpiecedesign,collectsynchronoustheVHDLsourceprocedureofthemoldpiece.Asaresultexpress,theVHDLhasinh
5、ardwaredesignascendisveryvalidlyof,designina2rithmeticfigureelectronicselectriccircuit,thehardwaredescribestheabilitystrong,vividetc.inmethodindesignadvantage.Keywords:VHDL,Electronicsdesignautomates,Picturecollects,FPGA,PCI近年來,隨著計算機(jī)技術(shù)和半導(dǎo)體技術(shù)的發(fā)利用硬件描述語言VHDL,數(shù)字電路系統(tǒng)
6、可展,傳統(tǒng)的硬件電路設(shè)計方法已大大落后于當(dāng)今從系統(tǒng)行為級、寄存器傳輸級和門級三個不同層技術(shù)的發(fā)展。一種嶄新的、采用硬件描述語言的次進(jìn)行設(shè)計,即上層到下層(從抽象到具體)逐層硬件電路設(shè)計方法已經(jīng)興起,硬件描述語言是電描述自己的設(shè)計思想,用一系列分層次的模塊來子設(shè)計自動化(EDA)領(lǐng)域的一次重大變革。目表示極其復(fù)雜的數(shù)字系統(tǒng)。然后,利用電子設(shè)計前,廣泛使用的硬件描述語言有VHDL和Verilog自動化(EDA)工具,逐層進(jìn)行仿真驗證,再把其HDL,它們先后被批準(zhǔn)為國際標(biāo)準(zhǔn)語言。中需要變?yōu)閷嶋H電路的模塊組合,經(jīng)過自動綜合收稿
7、日期:2005-06-20;修訂日期:2005-10-09作者簡介:蔡志健(1967-),男,浙江寧波人,從事通信網(wǎng)絡(luò)的設(shè)計、管理工作。第6期蔡志健等:數(shù)字系統(tǒng)設(shè)計中VHDL的應(yīng)用及實例分析·785·工具轉(zhuǎn)換到門級電路網(wǎng)表。接著,再用專用集成求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功電路(ASIC)或現(xiàn)場可編程門陣列(FPGA)自動布能簡單,不能很好地滿足特殊要求,因此,構(gòu)建了局布線工具,把網(wǎng)表轉(zhuǎn)換為要實現(xiàn)的具體電路布高速圖像采集系統(tǒng)。它主要包括圖像采集模塊、線結(jié)構(gòu)。目前,這種高層次設(shè)計方法已被廣泛采圖像低級處理模塊以
8、及總線接口模塊等。這些模用。據(jù)統(tǒng)計,目前在美國硅谷約有90%以上的塊是在FPGA中利用VHDL編程實現(xiàn)的。高速圖ASIC和FPGA采用硬件描述語言進(jìn)行設(shè)計。像采集系統(tǒng)主要用于視覺檢測。視覺檢測中圖像VHDL的應(yīng)用已成為當(dāng)今以及未來EDA解決方處理的特點是:底層圖像處理數(shù)據(jù)量大,算法簡案的核心,而且是復(fù)雜數(shù)字系統(tǒng)設(shè)計的核心。單;高層