VHDL程序練習(xí)題(含答案).doc

VHDL程序練習(xí)題(含答案).doc

ID:51674243

大?。?.26 MB

頁數(shù):35頁

時間:2020-03-14

VHDL程序練習(xí)題(含答案).doc_第1頁
VHDL程序練習(xí)題(含答案).doc_第2頁
VHDL程序練習(xí)題(含答案).doc_第3頁
VHDL程序練習(xí)題(含答案).doc_第4頁
VHDL程序練習(xí)題(含答案).doc_第5頁
資源描述:

《VHDL程序練習(xí)題(含答案).doc》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫。

1、VHDL程序填空題(一)在下面橫線上填上合適的VHDL關(guān)鍵詞,完成2選1多路選擇器的設(shè)計。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;1MUX21ISPORT(SEL:INSTD_LOGIC;A,B:INSTD_LOGIC;Q:OUTSTD_LOGIC);ENDMUX21;2BHVOFMUX21ISBEGINQ<=AWHENSEL=’1’ELSEB;ENDBHV;(二)在下面橫線上填上合適的語句,完成BCD-7段LED顯示譯碼器的設(shè)計。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYB

2、CD_7SEGISPORT(BCD_LED:INSTD_LOGIC_VECTOR(3DOWNTO0);LEDSEG:OUTSTD_LOGIC_VECTOR(6DOWNTO0));ENDBCD_7SEG;ARCHITECTUREBEHAVIOROFBCD_7SEGISBEGINPROCESS(BCD_LED)3IFBCD_LED="0000"THENLEDSEG<="0111111";ELSIFBCD_LED="0001"THENLEDSEG<="0000110";ELSIFBCD_LED="0010"THENLEDSEG<=4;ELSIFBCD_LED="00

3、11"THENLEDSEG<="1001111";ELSIFBCD_LED="0100"THENLEDSEG<="1100110";ELSIFBCD_LED="0101"THENLEDSEG<="1101101";ELSIFBCD_LED="0110"THENLEDSEG<="1111101";ELSIFBCD_LED="0111"THENLEDSEG<="0000111";ELSIFBCD_LED="1000"THENLEDSEG<="1111111";ELSIFBCD_LED="1001"THENLEDSEG<="1101111";ELSELEDSEG<=

4、5;ENDIF;ENDPROCESS;ENDBEHAVIOR;(三)在下面橫線上填上合適的語句,完成數(shù)據(jù)選擇器的設(shè)計。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYMUX16ISPORT(D0,D1,D2,D3:INSTD_LOGIC_VECTOR(15DOWNTO0);SEL:INSTD_LOGIC_VECTOR(6DOWNTO0);Y:OUTSTD_LOGIC_VECTOR(15DOWNTO0));END;ARCHITECTUREONEOFMUX16ISBEGINWITH7SELECTY<=D0WHEN"00",

5、D1WHEN"01",D2WHEN"10",D3WHEN8;END;(四)在下面橫線上填上合適的語句,完成JK觸發(fā)器的設(shè)計。說明:設(shè)計一個異步復(fù)位/置位JK觸發(fā)器,其真值表如下:INPUTOUTPUTPSETCLRCLKJKQ01XXX110XXX000XXX不定11上升沿01011上升沿10111上升沿11翻轉(zhuǎn)11上升沿00保持LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYJKFF1ISPORT(PSET,CLR,CLK,J,K:INSTD_LOGIC;Q:OUTSTD_LOGIC);ENDJKFF1;ARCHIT

6、ECTUREMAXPLDOFJKFF1ISSIGNALTEMP:STD_LOGIC;BEGINPROCESS(PSET,CLR,CLK)BEGINIF(PSET='0'ANDCLR='1')THENTEMP<='1';ELSIF(PSET='1'ANDCLR='0')THENTEMP<='0';ELSIF(PSET='0'ANDCLR='0')THENNULL;9(CLK'EVENTANDCLK='1')THEN10(J='0'ANDK='0')THENTEMP<=TEMP;ELSIF(J='0'ANDK='1')THENTEMP<='0';ELSIF(J='

7、1'ANDK='0')THENTEMP<='1';ELSIF(J='1'ANDK='1')THENTEMP<=11;ENDIF;ENDIF;ENDPROCESS;Q<=TEMP;END;(五)在下面橫線上填上合適的語句,完成計數(shù)器的設(shè)計。說明:設(shè)電路的控制端均為高電平有效,時鐘端CLK,電路的預(yù)置數(shù)據(jù)輸入端為4位D,計數(shù)輸出端也為4位Q,帶同步始能EN、異步復(fù)位CLR和預(yù)置控制LD的六進(jìn)制減法計數(shù)器。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_ARITH.ALL;USEIEEE.STD_LO

8、GIC_UNSIGNED.ALL;EN

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。