基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制

基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制

ID:881372

大?。?.65 MB

頁數(shù):70頁

時間:2017-09-22

基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制_第1頁
基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制_第2頁
基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制_第3頁
基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制_第4頁
基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制_第5頁
資源描述:

《基于lvds的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制》由會員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、中北大學(xué)學(xué)位論文基于LVDS的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制摘要信息通信產(chǎn)業(yè)日新月異,對數(shù)據(jù)的存儲速度、容量、功耗、可靠性等要求越來越高,這就需要一套穩(wěn)定可靠的數(shù)據(jù)存儲系統(tǒng)。本設(shè)計結(jié)合國內(nèi)外研究現(xiàn)狀和課題要求,設(shè)計和研發(fā)了基于LVDS的某武器遙測系統(tǒng)數(shù)據(jù)記錄儀研制。該系統(tǒng)搭建了以FPGA為基礎(chǔ)的硬件平臺,通過總線型LVDS接收數(shù)字信號,經(jīng)緩存后,以TTL電平形式存儲到大容量FLASH存儲器中。本設(shè)計利用FPGA開發(fā)周期短、可重構(gòu)性強(qiáng)和VHDL硬件語言的高靈活性等優(yōu)勢,實(shí)現(xiàn)了系統(tǒng)工作模式的控制,完成了接口設(shè)計和時序邏輯設(shè)計;采用多點(diǎn)到多點(diǎn)總線型架構(gòu)的LVDS接收器

2、來接收采編裝置的大量數(shù)據(jù),其特點(diǎn)為速度快,性能可靠性高。應(yīng)用FPGA內(nèi)部FIFO進(jìn)行數(shù)據(jù)緩存,減小了體積簡化了電路設(shè)計,實(shí)現(xiàn)了數(shù)據(jù)緩存和跨時鐘域的速度匹配。采用大容量閃存做存儲器使系統(tǒng)具有了存儲數(shù)據(jù)量大以及掉電數(shù)據(jù)不丟失的特點(diǎn)。同時采用光電隔離對干擾進(jìn)行了有效的控制??傮w設(shè)計,既節(jié)省了開發(fā)成本,又縮短了開發(fā)周期,同時具有體積小、可靠性高等特點(diǎn)。本文對LVDS高速總線傳輸技術(shù)和大容量存儲技術(shù)等關(guān)鍵技術(shù)在本系統(tǒng)中的應(yīng)用進(jìn)行了具體的敘述;并對系統(tǒng)總體方案設(shè)計、各功能模塊的具體實(shí)現(xiàn)原理以及設(shè)計過程中的各種問題與解決方法給出了詳細(xì)的說明和研究。用模擬信號源的方法驗(yàn)證了系

3、統(tǒng)的可實(shí)現(xiàn)性與可靠性。最終通過與實(shí)測結(jié)果的比對,得出本系統(tǒng)的可行性、可靠性、有效性。關(guān)鍵詞:LVDS,F(xiàn)PGA,存儲測試,F(xiàn)LASH中北大學(xué)學(xué)位論文ResearchandProduceofcertainweapontelemetrysystemDataloggerBasedonLVDSAbstractTherapiddevelopmentofinformationandcommunicationindustry,moreandmorespecificationsofdatastoragedevicesarerequired,suchasstoragespeed

4、,capacity,powerconsumptionandreliability,whichrequiresareliabledatastoringsystem.thisthesiscombinesresearchstatusandrequirementsofthesubject,wedesignedaweapontelemetrysystemDataloggerbasedonLVDStocompletethedatastoringtasks.ThesystemisbuiltbasedonaFPGAhardwareplatform,whichreceivest

5、hedigitalsignalsthroughLVDSbusandaftercachestored,thedataisstoredintothelargecapacityFLASHmemoryintheformofTTLlevel.ThedesignusestheadvantagesofFPGA’sshortdevelopmentcycleandstrongreconstructingability,togetherwiththehighflexibilityofhardwaredescriptivelanguageVHDL,toachievethecontr

6、olofthesystemworkingmode,completedthedesignofinterfaceandsequentiallogicdesign.WithMultipointtomultipointbusarchitectureLVDSreceivertoreceivelargeamountsofdataeditingdevice,whichischaracterizedbyhighspeed,performanceandreliability.ApplicationofFPGAinternalFIFOdatacache,toreducethevo

7、lume,simplifiesthecircuitdesign,hasrealizedthedatacacheandclockdomaincrossingspeedmatching.Usinglargecapacityflashmemorytodosystemhasalargeamountofstoreddataandthecharacteristicsofthedataisnotlost.Atthesametimeadoptphotoelectricisolationforeffectivecontrolofinterference.Thiskindofde

8、signsavesdevelopmen

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費(fèi)完成后未能成功下載的用戶請聯(lián)系客服處理。