低功耗模擬前端的電路設(shè)計

低功耗模擬前端的電路設(shè)計

ID:25987647

大小:53.00 KB

頁數(shù):6頁

時間:2018-11-24

低功耗模擬前端的電路設(shè)計_第1頁
低功耗模擬前端的電路設(shè)計_第2頁
低功耗模擬前端的電路設(shè)計_第3頁
低功耗模擬前端的電路設(shè)計_第4頁
低功耗模擬前端的電路設(shè)計_第5頁
資源描述:

《低功耗模擬前端的電路設(shè)計》由會員上傳分享,免費在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。

1、低功耗模擬前端的電路設(shè)計.freelV。利用兼容于SPITM和MICRO的3線串行接口可對工作模式進行控制,并可進行電源,同時可以選擇關(guān)斷、空閑、待機、發(fā)送、接收及收發(fā)模式。通過3線串口將器件配置為發(fā)送、接收或收發(fā)模式,可使MAX5865工作在FDD或TDD系統(tǒng)。在TDD模式下,接收與發(fā)送DAC可以共用數(shù)字總線,并可將數(shù)字I/O的數(shù)目減少到一組10位并行多路復(fù)用總線;而在FDD模式下,MAX5865的數(shù)字I/O可以被配置為18位并行多路復(fù)用總線,以滿足雙8位ADC與雙10位DAC的需要。1MAX5865的工作原理圖1所示為M

2、AX5865內(nèi)部結(jié)構(gòu)原理框圖,其中,.freelA1.024V基準(zhǔn)下滿量程輸出電流驅(qū)動400Ω內(nèi)部電阻可得到±400mV的滿量程差分輸出電壓。而采用差分輸出設(shè)計時,將模擬輸出偏置在1.4V共模電壓,則可驅(qū)動輸入阻抗大于70kΩ的差分輸入級,從而簡化RF正交上變頻器與模擬前端電路的接口。RF上變頻器需要1.3V至1.5V的共模偏壓,內(nèi)部直流共模偏壓在保持每個發(fā)送DAC整個動態(tài)范圍的同時可以省去分立的電平偏移設(shè)置電阻,而且不需要編碼發(fā)生器產(chǎn)生電平偏移。圖2(b)給出了時鐘、輸入數(shù)據(jù)與模擬輸出之間的時序關(guān)系。一般情況下,I通道數(shù)

3、據(jù)ID在時鐘信號的下降沿鎖存,Q通道數(shù)據(jù)QD則在時鐘信號的上升沿鎖存。I與Q通道的輸出同時在時鐘信號的下一個上升沿被刷新。3線串口可用來控制MAX5865的工作模式。上電時,首先必須通過編程使MAX5865工作在所希望的模式下。利用3線串口對器件編程可以使器件工作在關(guān)斷、空閑、待機、Rx、Tx或Xcvr模式下,同時可由一個8位數(shù)據(jù)寄存器來設(shè)置工作模式,并可在所有六種模式下使串口均保持有效。在關(guān)斷模式下,MAX5865的模擬電路均被關(guān)斷,ADC的數(shù)字輸出被置為三態(tài)模式,從而最大限度地降低了功耗;而空閑模式時,只有基準(zhǔn)與時鐘

4、分配電路上電,所有其它功能電路均被關(guān)斷,ADC輸出被強制為高阻態(tài)。而在待機狀態(tài)下,只有ADC基準(zhǔn)上電,器件的其它功能電路均關(guān)斷,流水線ADC亦被關(guān)斷,DA0~DA7為高阻態(tài)。圖22MAX5865的典型應(yīng)用 MAX5865能以FDD或TDD模式工作在各種不同的應(yīng)用中如在A-3GPPFDD與4G技術(shù)的FDD應(yīng)用中工作于Xcvr模式,或在TD-SCDMA、A-3GPPTDD、IEEE802.11a/b/g及IEEE802.16等TDD應(yīng)用中在Tx與Rx模式間切換等。在FDD模式下,ADC和DAC可同時工作,且當(dāng)fC

5、LK為40MHz時,消耗的功率為75.6mHz時,Rx模式下的功耗為63mAX5865工作在TDD模式的應(yīng)用電路,該方案提供了完整的802.11b射頻前端解決方案。由于MAX5865的DAC采用共模電壓為1.4V的全差分模擬輸出,而ADC具有較寬的輸入共模范圍,可以直接與RF收發(fā)器接口,因此可省去電平轉(zhuǎn)換電路所需要的分立元件和放大器。同時,由于內(nèi)部產(chǎn)生共模電壓免除了編碼發(fā)生器的電平偏移或由電阻電平偏移引起的衰減,DAC保持了全動態(tài)范圍。MAX5865的ADC具有1VP-P滿量程范圍,可接受VDD/2±200mV的輸入共模電

6、平。由于可以省去分立的增益放大器與電平轉(zhuǎn)換元件,因此簡化了RF正交解調(diào)器與ADC之間的模擬接口。3設(shè)計注意事項3.1系統(tǒng)時鐘輸入(CLK)MAX5865芯片的ADC與DAC共享同一CLK輸入,該輸入接受由OVDD設(shè)定的CMOS兼容信號電平,范圍為1.8V至VDD。由于器件的級間轉(zhuǎn)換取決于外部時鐘上升沿和下降沿的重復(fù)性,因此,設(shè)計時應(yīng)采用具有低抖動、快速上升和下降(2ns)的時鐘。特別是在時鐘信號的上升沿進行采樣時,其上升沿的抖動更應(yīng)盡可能地低。任何明顯的時鐘抖動都會影響片上ADC的SNR性能。實際上,欠采樣應(yīng)用對時鐘抖動的要

7、求更嚴(yán)格,由于此時有可能將時鐘輸入作為模擬輸入對待,因此,布線時應(yīng)避開任何模擬輸入或其它數(shù)字信號線。MAX5865的時鐘輸入工作在OVDD/2電壓閾值下,能接受50%±15%的占空比。3.2基準(zhǔn)配置MAX5865內(nèi)部具有精密的1.024V內(nèi)部帶隙基準(zhǔn),該基準(zhǔn)可在整個電源供電范圍與溫度范圍內(nèi)保持穩(wěn)定。在內(nèi)部基準(zhǔn)模式下,REFIN接VDD時的VREF是由內(nèi)部產(chǎn)生的0.512V。、REFP、REFN均為低阻輸出,電壓分別為V=VDD/2、VREFP=VDD/2+VREF/2、VREFN=VDD/2-VREF/2。分別用0.33μF

8、電容作為REFP、REFN與引腳的旁路電容,并用0.1μF電容將REFIN旁路到GND。在外部基準(zhǔn)模式下,在REFIN引腳一般應(yīng)施加1.024V±10%的電壓。該模式下,、REFP與REFN均為低阻輸出,電壓分別為V=VDD/2、VREFP=VDD/2+VREF/4、VREFN=VDD/2

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動畫的文件,查看預(yù)覽時可能會顯示錯亂或異常,文件下載后無此問題,請放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對本文檔版權(quán)有爭議請及時聯(lián)系客服。
3. 下載前請仔細閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時可能由于網(wǎng)絡(luò)波動等原因無法下載或下載錯誤,付費完成后未能成功下載的用戶請聯(lián)系客服處理。