數(shù)電第五版(閻石)第五章課后習(xí)題及答案

數(shù)電第五版(閻石)第五章課后習(xí)題及答案

ID:39708447

大?。?86.76 KB

頁數(shù):27頁

時(shí)間:2019-07-09

數(shù)電第五版(閻石)第五章課后習(xí)題及答案_第1頁
數(shù)電第五版(閻石)第五章課后習(xí)題及答案_第2頁
數(shù)電第五版(閻石)第五章課后習(xí)題及答案_第3頁
數(shù)電第五版(閻石)第五章課后習(xí)題及答案_第4頁
數(shù)電第五版(閻石)第五章課后習(xí)題及答案_第5頁
資源描述:

《數(shù)電第五版(閻石)第五章課后習(xí)題及答案》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫

1、第五章學(xué)習(xí)要點(diǎn):1、不同電路結(jié)構(gòu)觸發(fā)器的動(dòng)作特點(diǎn);2、不同邏輯功能觸發(fā)器的特性;【題5.1】畫出圖P5.1由與非門組成的SR鎖存器輸出端Q,Q’的電壓波形,輸入端,的電壓波形如圖中所示。解:見圖A5.1.【題5.4】圖P5.4所示為一個(gè)防抖動(dòng)輸出的開關(guān)電路。當(dāng)撥動(dòng)開關(guān)S時(shí),由于開關(guān)觸點(diǎn)接通瞬間發(fā)生振顫,和的電壓波形如圖中所示,試畫出Q,Q’端對(duì)應(yīng)的電壓波形。解:見圖A5.4.【題5.5】在圖P5.5電路中,若CLK,S,R的電壓波形如圖中所示,試畫出Q和Q’端與之對(duì)應(yīng)的電壓波形。假定觸發(fā)器的初始狀態(tài)為Q=0.解:見圖A5.5.【題5.7】若主從結(jié)構(gòu)SR觸發(fā)器各輸入端

2、的電壓波形如圖P5.7中所給出,試畫出Q,Q’端對(duì)應(yīng)的電壓波形。設(shè)觸發(fā)器的初始狀態(tài)為Q=0.解:根據(jù)SR觸發(fā)器邏輯功能的定義和脈沖觸發(fā)方式的動(dòng)作特點(diǎn)(主從結(jié)構(gòu)觸發(fā)器屬于脈沖觸發(fā)方式),即可畫出如圖A5.7所示的輸出電壓波形圖?!绢}5.8】在脈沖觸發(fā)SR觸發(fā)器電路中,若S,R,CLK端的電壓波形如圖P5.8所示,試畫出Q,Q’端對(duì)應(yīng)的電壓波形。假定觸發(fā)器的初始狀態(tài)為Q=0.解:根據(jù)SR觸發(fā)器邏輯功能的定義及脈沖觸發(fā)方式的動(dòng)作特點(diǎn),即可畫出圖A5.8中Q和Q’的電壓波形。【題5.9】若主從結(jié)構(gòu)SR觸發(fā)器的CLK,S,R,各輸入端電壓波形如圖P5.9所示,=1,試畫出Q,

3、Q’端對(duì)應(yīng)的電壓波形。解:根據(jù)SR觸發(fā)器邏輯功能的定義及脈沖觸發(fā)方式的動(dòng)作特點(diǎn),即可畫出Q,Q’的電壓波形,如圖A5.9所示?!绢}5.11】已知脈沖觸發(fā)JK觸發(fā)器輸入端J,K和CLK的電壓波形如圖P5.11所示,試畫出Q,Q’端對(duì)應(yīng)的電壓波形。設(shè)觸發(fā)器的初始狀態(tài)為Q=0.解:根據(jù)JK觸發(fā)器邏輯功能的定義及脈沖觸發(fā)的動(dòng)作特點(diǎn),畫出的Q,Q’端電壓波形如圖A5.11。[題5.12]若主從結(jié)構(gòu)JK觸發(fā)器CLK,,,J,K端的電壓波形如圖P5.12所示,試畫出Q,Q’端對(duì)應(yīng)的電壓波形。解:根據(jù)JK觸發(fā)器邏輯功能的定義及脈沖觸發(fā)方式的動(dòng)作特點(diǎn),畫出的Q,Q’端電壓波形如圖A5

4、.12?!绢}5.14】已知維持阻塞結(jié)構(gòu)D觸發(fā)器各輸入端的電壓波形如圖P5.14所示,試畫出Q,Q’端對(duì)應(yīng)的電壓波形。解:根據(jù)D觸發(fā)器邏輯功能的定義及維持阻塞結(jié)構(gòu)所具有的邊沿觸發(fā)方式,即可畫出Q和Q’的電壓波形如圖A5.14?!绢}5.15】已知CMOS邊沿觸發(fā)方式JK觸發(fā)器各輸入端的電壓波形如圖P5.15所示,試畫出Q,Q’端對(duì)應(yīng)的電壓波形。解:根據(jù)JK觸發(fā)器邏輯功能的定義和邊沿觸發(fā)方式的動(dòng)作特點(diǎn),畫出的Q,Q’端電壓波形如圖A5.15?!绢}5.18】設(shè)圖P5.18中各觸發(fā)器的初始狀態(tài)皆為Q=0,試畫出在CLK信號(hào)連續(xù)作用下各觸發(fā)器輸出端的電壓波形解:根據(jù)每個(gè)觸發(fā)器的

5、邏輯功能和觸發(fā)方式,畫出輸出端Q的電壓波形,如圖A5.18。[題5.20]在圖P5.20電路中已知輸入信號(hào)的電壓波形如圖所示,試畫出與之對(duì)應(yīng)的輸出電壓的波形。觸發(fā)器為維持阻塞結(jié)構(gòu),初始狀態(tài)為Q=0。(提示:應(yīng)考慮觸發(fā)器和異或門的傳輸延遲時(shí)間。)解:當(dāng)=0,Q=0時(shí),異或門的輸出等于0.變?yōu)楦唠娖揭院螅沧兂筛唠娖?。因?yàn)橐彩怯|發(fā)器的時(shí)鐘輸入端,所以經(jīng)過觸發(fā)器的延遲時(shí)間后,Q端被置為1狀態(tài);再經(jīng)過異或門的傳輸延遲時(shí)間,回到低電平。因此,高電平持續(xù)時(shí)間等于觸發(fā)器的傳輸延遲時(shí)間與異或門的傳輸延遲時(shí)間之和。從高電平跳變成低電平以后電路的工作過程與上述過程類似。這樣就得到了圖A

6、5.20的電壓波形?!绢}5.21】在圖P5.21所示的主從JK觸發(fā)器電路中,CLK和A的電壓波形如圖中所示,試畫出Q端對(duì)應(yīng)的電壓波形。設(shè)觸發(fā)器的初始狀態(tài)為Q=0.解:在CLK=1期間主從JK觸發(fā)器的主觸發(fā)器接收輸入信號(hào)。若此期間出現(xiàn)A=1的信號(hào),則主從觸發(fā)器被置1,在CLK變?yōu)榈碗娖胶?,從觸發(fā)器隨之被置1,使輸出為Q=1.而當(dāng)CLK回到高電平以后與非門的輸出變?yōu)榈碗娖?,于是又通過異步置0端R將觸發(fā)器置0.這樣我們就得到了圖A5.21的波形圖。利用這個(gè)電路可以監(jiān)視在CLK=1期間A端是否有高電平信號(hào)輸入。如果A端有高電平輸入信號(hào),則Q端給出一個(gè)正脈沖;如果A端沒有輸入

7、信號(hào),則Q端始終為0.

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁,下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無此問題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。