數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt

數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt

ID:51157898

大?。?.77 MB

頁(yè)數(shù):31頁(yè)

時(shí)間:2020-03-19

數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt_第1頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt_第2頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt_第3頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt_第4頁(yè)
數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt_第5頁(yè)
資源描述:

《數(shù)電第五版(閻石)第三章課后習(xí)題及答案.ppt》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在教育資源-天天文庫(kù)。

1、【題3-4】畫出圖P3.4所示電路在下列兩種情況下的輸出電壓波形:(1)忽略所有門電路的傳輸延遲時(shí)間;(2)考慮每個(gè)門都有傳輸延遲時(shí)間。輸入端A、B的電壓波形圖如圖所給出。第三章門電路解:兩種情況下的電壓波形圖如圖A3.4所示。【題3.7】試分析圖3.7中各電路圖的邏輯功能,寫出輸出的邏輯函數(shù)式。(a)圖P3.7(a)電路可劃分為四個(gè)反相器電路和一個(gè)三輸入端的與非門電路,如圖所示。從輸入到輸出逐級(jí)寫出輸出的邏輯函數(shù)式,(b)圖P3.7(b)電路可劃分為五個(gè)反相器電路和一個(gè)或非門電路,如圖所示。從輸入到輸出逐級(jí)寫出輸出的邏輯函數(shù)式:(c)圖P3.7(c)電路可劃分為

2、三個(gè)與非門電路、兩個(gè)反相器電路和一個(gè)或非門電路,如圖所示。從輸入到輸出逐級(jí)寫出輸出的邏輯函數(shù)式:(d)圖P3.7(d)電路可劃分為兩個(gè)反相器電路和兩個(gè)傳輸門電路,如圖所示。從輸入到輸出逐級(jí)寫出輸出的邏輯函數(shù)式:【題3.8】試畫出圖3-8(a)(b)兩個(gè)電路的輸出電壓波形,輸入電壓波形如圖(c)所示。輸出電壓波形如右圖所示:【題3.9】在圖3-21所示電路中,G1和G2是兩個(gè)OD輸出結(jié)構(gòu)的與非門74HC03,74HC03輸出端MOS管截止電流為導(dǎo)通時(shí)允許的最大負(fù)載電流為這時(shí)對(duì)應(yīng)的輸出電壓VOL(max)=0.33V。負(fù)載門G3-G5是3輸入端或非門74HC27,每個(gè)

3、輸入端的高電平輸入電流最大值為,低電平輸入電流最大值為,試求在、、、、并且滿足,的情況下,的取值的允許范圍。解:的最大允許值為:的最小允許值為:故的取值范圍應(yīng)為:【題3.10】圖P3.10中的是OD輸出結(jié)構(gòu)的與非門74HC03,他們接成線與結(jié)構(gòu)。試寫出線與輸出Y與輸入、、、、、邏輯關(guān)系式,并計(jì)算外接電阻取值的允許范圍。已知=5V,74HC03輸出高電平時(shí)漏電流的最大值為,低電平輸出電流最大值為此時(shí)輸出低電平為負(fù)載門每個(gè)輸入端的高、低電平輸入電流最大值為1要求滿足4.4V,0.33V。解:在取值合理的情況下,Y的邏輯函數(shù)式為:的最大允許值為:的最小允許值為:故的取值

4、范圍應(yīng)為:【題3.11】在圖P3.11的三極管開關(guān)電路中,若輸入信號(hào)的高、低電平分別為=5V,=0V,試計(jì)算在圖中標(biāo)注的參數(shù)下能否保證=時(shí)三極管飽和導(dǎo)通,=時(shí)三極管可靠地截止?三極管的飽和導(dǎo)通壓降,飽和導(dǎo)通內(nèi)阻=20。如果參數(shù)配合不當(dāng),則在電源電壓和不變的情況下,應(yīng)該如何修改電路參數(shù)?解:利用戴維寧定理可以將電路簡(jiǎn)化成圖A3.11的形式。其中的、分別為:當(dāng)=0時(shí),三極管能可靠的截止。當(dāng)=5v時(shí),而三極管的飽和基極電流為:三極管不飽和。減小R的電阻或用β值更大的三極管可以使三極管在=5V時(shí)導(dǎo)通為飽和狀態(tài)【題3.13】試分析圖3.13中各電路的邏輯功能,寫出輸出邏輯函

5、數(shù)式。(a)Y=AB(b)Y=A+B(c)(d)【題3.14】指出圖3.14中各門電路的輸出時(shí)什么狀態(tài)(高電平、低電平、高阻態(tài))。已知這些門電路都是74系列TTL電路。解:Y1為低電平,Y2為高電平,Y3為高電平,Y4為低電平,Y5為低電平,Y6為高阻態(tài),Y7為高電平,Y8為低電平。【題3.15】說(shuō)明圖P3.15中各門電路的輸出是高電平還是低電平。已知它們都是74HC系列的CMOS電路。解:Y1為高電平,Y2為高電平,Y3為低電平,Y4為低電平【題3.16】在圖3.16中由74系列TTL與非門組成的電路中,計(jì)算門能驅(qū)動(dòng)多少個(gè)同樣的與非門。要求輸出的高、低電平滿足。

6、與非門的輸入電流為-1.6mA,時(shí)輸出電流最大值為時(shí)輸出電流最大值為。的輸出電阻可以忽略不計(jì)。解:在滿足的條件下,求得可驅(qū)動(dòng)的負(fù)載門數(shù)目為:在滿足的條件下,求得可驅(qū)動(dòng)的負(fù)載門數(shù)目為:故最多驅(qū)動(dòng)5個(gè)與非門【題3.18】試說(shuō)明在下列情況下,用萬(wàn)用表測(cè)量圖P3.18的端得到的電壓各為多少:(1)懸空;(2)接低電平(0.2V);(3)接高電平(3.2V);(4)經(jīng)51Ω電阻接地;(5)經(jīng)10KΩ電阻接地。圖中的與非門為74系列的TTL電路,萬(wàn)用電表使用5V量程,內(nèi)阻為20KΩ/V。解:這時(shí)相當(dāng)于經(jīng)過(guò)一個(gè)100KΩ的電阻接地。假定與非門輸入端多發(fā)射極三極管每個(gè)發(fā)射結(jié)的導(dǎo)通

7、壓降為0.7V,則有(1)1.4V(2)0.2V(3)1.4V(4)0V(5)1.4V【題3.21】在圖P3.21所示電路中、和C構(gòu)成輸入濾波電路。當(dāng)開關(guān)S閉合時(shí),要求門電路的輸入電壓,當(dāng)開關(guān)S斷開時(shí),要求門電路的輸入電壓,試求和的最大允許阻值。為74LS系列TTL反相器,它們的高電平輸入電流,低電平輸入電流解:當(dāng)S閉合時(shí),被短路,當(dāng)為最大值0.4V時(shí)當(dāng)S斷開時(shí),當(dāng)為最小值4V時(shí),【題3.23】計(jì)算圖P3.23電路中上拉電阻的取值范圍。其中、、是74LS系列OC門,輸出管截止時(shí)的漏電流100,輸出低電平時(shí)允許的最大負(fù)載電流=8mA。、、為74LS系列與非門,它們的

8、輸入電流。

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文

此文檔下載收益歸作者所有

當(dāng)前文檔最多預(yù)覽五頁(yè),下載文檔查看全文
溫馨提示:
1. 部分包含數(shù)學(xué)公式或PPT動(dòng)畫的文件,查看預(yù)覽時(shí)可能會(huì)顯示錯(cuò)亂或異常,文件下載后無(wú)此問(wèn)題,請(qǐng)放心下載。
2. 本文檔由用戶上傳,版權(quán)歸屬用戶,天天文庫(kù)負(fù)責(zé)整理代發(fā)布。如果您對(duì)本文檔版權(quán)有爭(zhēng)議請(qǐng)及時(shí)聯(lián)系客服。
3. 下載前請(qǐng)仔細(xì)閱讀文檔內(nèi)容,確認(rèn)文檔內(nèi)容符合您的需求后進(jìn)行下載,若出現(xiàn)內(nèi)容與標(biāo)題不符可向本站投訴處理。
4. 下載文檔時(shí)可能由于網(wǎng)絡(luò)波動(dòng)等原因無(wú)法下載或下載錯(cuò)誤,付費(fèi)完成后未能成功下載的用戶請(qǐng)聯(lián)系客服處理。