資源描述:
《福師17春秋學(xué)期《數(shù)字邏輯》在線作業(yè)二.doc》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在工程資料-天天文庫。
1、一、單選題(共20道試題,共40分。)V1.與八進(jìn)制數(shù)(47.3)8等值的數(shù)為().A.(100111.011)2B.(27.8)16C.(27.3)16D.(100111.11)22.一個(gè)無符號(hào)4位權(quán)電阻DAC,最低位處的電阻為40KΩ,則最高位處電阻為()A.4KΩB.5KΩC.10KΩD.20KΩ3.若在編碼器中有50個(gè)編碼對(duì)象,則要求輸出二進(jìn)制代碼位數(shù)為()位A.5B.6C.10D.504.在一個(gè)8位的存儲(chǔ)單元中,能夠存儲(chǔ)的最大無符號(hào)整數(shù)是().A.(256)10B.(127)10C.(FE)16
2、D.(255)105.TTL電路中,高電平VH的標(biāo)稱值是()A.0.3VB.2.4VC.3.6VD.5V6.101鍵盤的編碼器輸出()位二進(jìn)制代碼A.2B.6C.7D.87.一個(gè)無符號(hào)10位數(shù)字輸入的DAC,其輸出電平的級(jí)數(shù)為()A.4B.10C.1024D.10238.三極管作為開關(guān)使用時(shí),下列選項(xiàng)不能提高開關(guān)速度是().A.降低飽和深度B.增加飽和深度C.采用有源泄放回路D.采用抗飽和三極管9.不屬于矩形脈沖信號(hào)的參數(shù)有().A.周期B.占空比C.脈寬D.掃描期10.一片四位二進(jìn)制譯碼器,它的輸出函數(shù)
3、有()A.1B.8C.10D.1611.74LS160十進(jìn)制計(jì)數(shù)器它含有的觸發(fā)器的個(gè)數(shù)是()A.1B.2C.4D.612.多諧振蕩器可產(chǎn)生()A.正弦波B.矩形脈沖C.三角波D.鋸齒波13.TTL單定時(shí)器型號(hào)的最后幾位數(shù)字為()A.555B.556C.7555D.755614.要使TTL與非門工作在轉(zhuǎn)折區(qū),可使輸入端對(duì)地外接電阻RI().A.>RONB.<ROFFC.ROFF<RI<ROND.>ROFF15.以下各電路中,()可以產(chǎn)生脈沖定時(shí)器A.多諧振蕩器B.單穩(wěn)態(tài)觸發(fā)器C.施密特觸發(fā)器D.石英晶體多諧
4、振蕩器16.以下表達(dá)式中符合邏輯運(yùn)算法則的是().A.C·C=C2B.1+1=10C.0<1D.A+1=117.與CT4000系列相對(duì)應(yīng)的國際通用標(biāo)準(zhǔn)型號(hào)為().A.CT74S肖特基系列B.CT74LS低功耗肖特基系列C.CT74L低功耗系列D.CT74H高速系列18.欲設(shè)計(jì)0,1,2,3,4,5,6,7這幾個(gè)數(shù)的計(jì)數(shù)器,如果設(shè)計(jì)合理,采用同步二進(jìn)制計(jì)數(shù)器,最少應(yīng)使用()級(jí)觸發(fā)器A.2B.3C.4D.819.74LS160十進(jìn)制計(jì)數(shù)器它含有的觸發(fā)器的個(gè)數(shù)是()A.1B.2C.4D.620.在何種輸入情況下
5、,“或非”運(yùn)算的結(jié)果是邏輯1().A.全部輸入是0B.全部輸入是1C.任一輸入為0,其他輸入為1D.任一輸入為1二、判斷題(共25道試題,共50分。)V1.0FEH是我們數(shù)制中的十六進(jìn)制。()A.錯(cuò)誤B.正確2.當(dāng)傳送十進(jìn)制數(shù)5時(shí),在8421奇校驗(yàn)碼的校驗(yàn)位上值應(yīng)為1。()A.錯(cuò)誤B.正確3.一個(gè)觸發(fā)器能夠記憶“0”和“1”兩種狀態(tài)A.錯(cuò)誤B.正確4.邏輯變量的取值,1比0大。A.錯(cuò)誤B.正確5.并行加法器采用先行進(jìn)位(并行進(jìn)位)的目的是簡化電路結(jié)構(gòu)。A.錯(cuò)誤B.正確6.占空比的公式為:q=tw/T,則周
6、期T越大占空比q越小。()A.錯(cuò)誤B.正確7.三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。()A.錯(cuò)誤B.正確8.根據(jù)二進(jìn)制加法原則,二進(jìn)制數(shù)01B和二進(jìn)制數(shù)10B相加的和應(yīng)該為11B。()A.錯(cuò)誤B.正確9.數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。()A.錯(cuò)誤B.正確10.電平異步時(shí)序電路除了可能存在競爭外,還可能存在本質(zhì)險(xiǎn)象A.錯(cuò)誤B.正確11.主從式的JK觸發(fā)器在工作時(shí)對(duì)輸入信號(hào)沒有約束條件。A.錯(cuò)誤B.正確12.5個(gè)觸發(fā)器最多可以構(gòu)成16進(jìn)制計(jì)數(shù)器A.錯(cuò)誤B.正確1
7、3.組合邏輯電路的基本單元電路是門電路和觸發(fā)器A.錯(cuò)誤B.正確14.TTL與非門的多余輸入端可以接固定高電平。()A.錯(cuò)誤B.正確15.邏輯變量只有0、1兩種取值可能A.錯(cuò)誤B.正確16.格雷碼具有任何相鄰碼只有一位碼元不同的特性。()A.錯(cuò)誤B.正確17.利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器時(shí),若為異步置零方式,則狀態(tài)SN只是短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。()A.錯(cuò)誤B.正確18.對(duì)邊沿JK觸發(fā)器,在CP為低電平期間,當(dāng)J=K=1時(shí),狀態(tài)會(huì)翻轉(zhuǎn)一次。A.錯(cuò)誤B.正確19.邏輯函數(shù)兩次求反則還原,
8、邏輯函數(shù)的對(duì)偶式再作對(duì)偶變換也還原為它本身。()A.錯(cuò)誤B.正確20.8421BCD碼1001比0001大A.錯(cuò)誤B.正確21.利用卡諾圖合并最小項(xiàng)時(shí),所有為1的方格必須要圈。()A.錯(cuò)誤B.正確22.CMOS或非門與TTL或非門的邏輯功能完全相同。()A.錯(cuò)誤B.正確23.當(dāng)TTL與非門的輸入端懸空時(shí)相當(dāng)于輸入為邏輯1。()A.錯(cuò)誤B.正確24.化簡邏輯函數(shù),就是把邏輯代數(shù)式寫成最小項(xiàng)和的形式A.錯(cuò)誤B.正確25.寄存器分為