資源描述:
《基于fpga的多功能電子鐘的設(shè)計(jì)new》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在行業(yè)資料-天天文庫。
1、濱州學(xué)院??飘厴I(yè)設(shè)計(jì)(論文)畢業(yè)設(shè)計(jì)(論文)題目基于FPGA的多功能電子鐘的設(shè)計(jì)系(院)物理與電子科學(xué)系專業(yè)應(yīng)用電子技術(shù)班級(jí)2009級(jí)2班學(xué)生姓名陳振斌孫耀武李萬秀姜華剛韓良斌學(xué)號(hào)20090218782009021908200902189220090219042009021893指導(dǎo)教師王樹斌職稱講師二〇一二年六月十日濱州學(xué)院??飘厴I(yè)設(shè)計(jì)(論文)獨(dú)創(chuàng)聲明本人鄭重聲明:所呈交的畢業(yè)設(shè)計(jì)(論文),是本人在指導(dǎo)老師的指導(dǎo)下,獨(dú)立進(jìn)行研究工作所取得的成果,成果不存在知識(shí)產(chǎn)權(quán)爭議。盡我所知,除文中已經(jīng)注明引用的內(nèi)容外,本設(shè)計(jì)(論文)不含任何其他個(gè)人或集體已經(jīng)發(fā)表或撰寫過的作品成果。對本文的研究做
2、出重要貢獻(xiàn)的個(gè)人和集體均已在文中以明確方式標(biāo)明。本聲明的法律后果由本人承擔(dān)。?作者簽名:二〇一二年六月十日?畢業(yè)設(shè)計(jì)(論文)使用授權(quán)聲明本人完全了解濱州學(xué)院關(guān)于收集、保存、使用畢業(yè)設(shè)計(jì)(論文)的規(guī)定。本人愿意按照學(xué)校要求提交學(xué)位論文的印刷本和電子版,同意學(xué)校保存學(xué)位論文的印刷本和電子版,或采用影印、數(shù)字化或其它復(fù)制手段保存設(shè)計(jì)(論文);同意學(xué)校在不以營利為目的的前提下,建立目錄檢索與閱覽服務(wù)系統(tǒng),公布設(shè)計(jì)(論文)的部分或全部內(nèi)容,允許他人依法合理使用。(保密論文在解密后遵守此規(guī)定)?作者簽名:二〇一二年六月十日濱州學(xué)院專科畢業(yè)設(shè)計(jì)(論文)基于FPGA的多功能電子鐘的設(shè)計(jì)摘要本文介紹了多
3、功能電子鐘的現(xiàn)狀及發(fā)展動(dòng)態(tài),多功能電子鐘的應(yīng)用,多功能電子鐘的基本原理和實(shí)現(xiàn)方法以及系統(tǒng)構(gòu)建理論。針對現(xiàn)行電子鐘設(shè)計(jì)方案實(shí)現(xiàn)起來相對復(fù)雜、誤差偏大等弊端,對以FPGA為核心器件的電子鐘方案進(jìn)行了實(shí)驗(yàn)研究,利用EDA技術(shù)自頂向下的設(shè)計(jì)方法,設(shè)計(jì)電子鐘各模塊及相應(yīng)具體電路,通過編譯、仿真并下載到FPGA實(shí)驗(yàn)平臺(tái)進(jìn)行測試,運(yùn)行結(jié)果表明:系統(tǒng)能以較小的誤差顯示時(shí)、分、秒,并且當(dāng)走時(shí)不準(zhǔn)時(shí),可以通過相應(yīng)設(shè)置鍵實(shí)現(xiàn)校時(shí)。關(guān)鍵詞:多功能電子鐘;EDA;FPGA33濱州學(xué)院??飘厴I(yè)設(shè)計(jì)(論文)Basedonthedesignofthemulti-functionelectricclockFPGAAbs
4、tractThispaperintroducesthepresentsituationanddevelopmentofmulti-functionelectricclockdynamic,multi-functionelectricclockapplication,multi-functionelectricclockwiththebasicprincipleandmethodandsystembuildingtheory.Accordingtotheexistingelectricclockdesignimplementationuprelativelycomplicated,err
5、orslantsbigdisadvantage,theFPGAforthecoredevicetheelectricclockschemeintheexperimentalresearch,usingEDAtechnologythetop-downdesignmethod,designtheelectricclockandthecorrespondingspecificcircuitmodule,throughthecompilation,simulation,anddownloadtoFPGAexperimentalplatformtotest,operationresultssho
6、wthatthesystemcanwithasmallerrorshows,minutesandseconds,andwhenwalkingisincorrect,canthroughthecorrespondingsettingkeyrealizationschool.Keywords:multi-functionelectricclock;EDA;FPGA33濱州學(xué)院??飘厴I(yè)設(shè)計(jì)(論文)目錄引言1第一章FPGA簡介31.1FPGA概述31.2FPGA基本結(jié)構(gòu)31.3FPGA系統(tǒng)設(shè)計(jì)流程5第二章可編程邏輯器件概述及設(shè)計(jì)方案62.1CPLD/FPGA概述及VHDL語言的特點(diǎn)62.2可編
7、程邏輯器件的分類和發(fā)展歷程82.3EPF10K10LC84-4芯片簡介102.4電子時(shí)鐘的設(shè)計(jì)方案10第三章系統(tǒng)電路設(shè)計(jì)123.1總體設(shè)計(jì)123.2顯示電路設(shè)計(jì)133.2.1分頻器電路153.2.2掃描電路電路163.2.3BCD碼多路選擇器173.2.4BCD譯碼器173.2.5位選碼電路173.3電子時(shí)鐘計(jì)數(shù)器電路設(shè)計(jì)173.3.1秒和分計(jì)數(shù)器設(shè)計(jì)173.3.2小時(shí)計(jì)數(shù)器設(shè)計(jì)19總結(jié)23參考文獻(xiàn)25謝辭26附錄...............