資源描述:
《基于CPLD的分頻器設(shè)計(jì)【畢業(yè)論文】》由會(huì)員上傳分享,免費(fèi)在線閱讀,更多相關(guān)內(nèi)容在學(xué)術(shù)論文-天天文庫。
1、畢業(yè)設(shè)計(jì)(20__屆)基于CPLD的分頻器設(shè)計(jì)摘要隨著數(shù)字,信息化高速發(fā)展,數(shù)字集成電路應(yīng)用越來越廣泛。數(shù)字分頻器在數(shù)字電路設(shè)計(jì)應(yīng)用中十分廣泛。它主要能對(duì)原始頻率信號(hào)進(jìn)行有目的的分頻,并產(chǎn)生數(shù)字系統(tǒng)所需的頻率,是數(shù)字電子電路設(shè)計(jì)中不可或缺的一部分。傳統(tǒng)的分頻器設(shè)計(jì)主要是利用C語言編寫程序占用單片機(jī)內(nèi)存來設(shè)計(jì)的,而用CPLD硬件所設(shè)計(jì)的分頻器本身并不占用單片機(jī)內(nèi)資源,所以與其相比,分頻的速度更加快,對(duì)整個(gè)電子電路系統(tǒng)也有節(jié)省資源的優(yōu)點(diǎn)。本系統(tǒng)主要采用的是Xilinx公司的CPLD芯片XC95108和TI公司的DSP芯片TMS3200F240來實(shí)
2、現(xiàn)數(shù)字奇偶(1~16倍)分頻功能。通過使用ISM軟件編寫VHDL語言下載到CPLD芯片XC95108中進(jìn)行編譯。使得XC95108和TMS3200F240能實(shí)現(xiàn)鍵盤控制的分頻倍數(shù)。LED數(shù)碼管顯示真或缺的分頻值。關(guān)鍵詞:Xilinx,CPLD,分頻,DSPAbstractWithdigital,therapiddevelopmentofinformationtechnology,digitalintegratedcircuitsmoreandmorewidely.Digitaldividerapplicationsindigitalcircu
3、itdesignisveryextensive.Itismainlytohavetheoriginalpurposeofthefrequencysignalfrequency,andgeneratethedesiredfrequencydigitalsystems,digitalelectroniccircuitdesignisanintegralpart.ThetraditionalcrossoverdesignismainlyoccupiedbyCprogramminglanguagetodesignsinglechipmemory,bu
4、tthehardwareisdesignedwithadividerCPLDitselfdoesnottakemicrocontrollerresources,Soratherthanthemoreacceleratedtherateoffrequency,onthewholeelectroniccircuitsystemalsohastheadvantageofsavingresources.ThissystemusesaXilinxCPLDchipcompaniesandTI'sDSPXC95108chipTMS3200F240todig
5、italparity(1to16times)frequencyfunction.PreparedbyusingtheISMsoftwaredownloadVHDL,compiledintheXC95108CPLDchip,MakestheXC95108andTMS3200F240toachievemultiplefrequencykeyboardcontrol.LEDdigitaldisplayorthelackoftruefrequencyvalue.LEDdigitaldisplayorthelackoftruefrequencyvalu
6、e.Keywords:Xilinx,CPLD,frequency,DSP目錄1 引言-1-2總體設(shè)計(jì)-2-2.1系統(tǒng)框圖-2-2.2主要實(shí)現(xiàn)的功能-2-3.硬件設(shè)計(jì)-3-3.1時(shí)鐘電路-3-3.1.1內(nèi)部時(shí)鐘電路-3-3.1.2外部時(shí)鐘電路-3-3.2XC95108芯片簡(jiǎn)單介紹-4-3.2.1芯片特點(diǎn):-4-3.2.2結(jié)構(gòu)說明:-5-3.2.3電源功耗:-6-3.2.4最大絕對(duì)額定值-6-3.2.5推薦的操作條件-6-3.3DSP片內(nèi)資源及通用計(jì)數(shù)器概述-7-3.3.1DSP片內(nèi)資源-7-3.3.2雙訪問RAM(DRAM)-7-3.3.3FL
7、ASH程序存儲(chǔ)器-7-3.3.4通用定時(shí)器概述-8-3.3.5通用定時(shí)器結(jié)構(gòu)-8-3.3.6通用定時(shí)器輸入-9-3.3.7通用定時(shí)計(jì)數(shù)器的工作模式-9-3.4鍵盤和顯示模塊的連接與仿真-11-3.4.1CPLD與DSP的連接-11-3.4.2CPLD與鍵盤的連接-12-3.4.3CPLD與顯示器的連接-12-3.4.4LED數(shù)碼顯示管結(jié)構(gòu)及其工作原理-13-3.4.5F240仿真接口設(shè)計(jì)-15-3.4.6XC95108仿真接口設(shè)計(jì)-15-4軟件設(shè)計(jì)-16-4.1VHDL語言的基本結(jié)構(gòu)-16-4.1.1實(shí)體(ENTITY)-16-4.1.2結(jié)構(gòu)
8、體(ARCHITECTURE)-18-4.1.3程序包、庫及配置-19-4.1.4配置(CONFIGUARTION)-22-5結(jié)束語-42-6致謝-43-7參考文獻(xiàn)